1、边沿RT的大小对串扰的影响
仿真电路如下图所示:

V1为V_Pulse电压源,设置如图所示:

A4为耦合微带线

这里一定要设置为9.6mil,因为介质厚度我设置的是4.8mil,如果没阻抗匹配会在串扰的基础上增加信号的反射,得出的串扰波形可能就是这样的了,所以设置线宽的时候一定要根据介质厚度来做阻抗匹配。

计算饱和长度

在ansys菜单下添加边沿扫描点,0.2ns 0.7ns 1.2ns 1.7ns

近端串扰波形:
我们耦合长度设置的为1000mil,不同边沿的饱和长度为:
0.2ns*3365.75=673.15mil
0.7ns*3365.75=2356mil
1.2ns*3365.75=4038.9mil
1.7ns*3365.75=5721.7mil
所以当耦合长度为1000mil时,只有0.2ns的边沿能够饱和。

远端串扰波形:

修改耦合的长度为4500mil时
近端串扰波形:

远端串扰波形:


















![[ vulhub漏洞复现篇 ] GhostScript 沙箱绕过(任意命令执行)漏洞CVE-2018-16509](https://img-blog.csdnimg.cn/f1a6f42cf3b44b04b8146727096c1c83.png)

