手把手教你用Verilog在FPGA上实现一个能‘跑起来’的单周期CPU(附完整代码与测试)

news2026/5/7 12:29:46
从零构建FPGA可运行的单周期CPU完整开发指南与实战测试在数字逻辑与计算机体系结构的学习中没有什么比亲手实现一个能实际运行的CPU更令人兴奋了。本文将带你从Verilog代码编写开始逐步构建一个完整的单周期CPU系统最终在FPGA开发板上看到它执行指令、控制LED的实机运行效果。不同于理论讲解我们聚焦于工程实现细节——如何设计内存映射的IO接口、如何编写测试程序、以及如何解决下板调试中的典型问题。1. 单周期CPU核心设计基础单周期CPU的特点是每条指令在一个时钟周期内完成所有操作——取指、译码、执行、访存和写回。这种设计虽然效率不高但结构清晰是理解CPU工作原理的理想起点。1.1 关键模块划分我们的CPU将采用经典的MIPS32指令集子集包含以下核心组件module mips_core( input wire clk, input wire rst, output wire [31:0] instAddr, input wire [31:0] instruction, output wire romCe, output wire memCe, output wire memWr, output wire [31:0] memAddr, input wire [31:0] rdData, output wire [31:0] wtData ); // 寄存器文件、ALU、控制单元等内部信号 // ... endmodule数据通路设计要点寄存器文件32个32位通用寄存器零号寄存器硬连线为0ALU支持加、减、与、或、移位等基本运算控制单元根据指令操作码生成各模块控制信号1.2 指令集实现策略我们首先实现以下基本指令类型指令类型示例指令操作码/功能码R型add, sub, and0x00 功能码I型lw, sw, addi独立操作码J型j, jal独立操作码控制信号真值表示例always (*) begin case(opcode) 6b000000: begin // R-type regDst 1; aluSrc 0; memToReg 0; // ...其他控制信号 end 6b100011: begin // lw regDst 0; aluSrc 1; // ... end // 其他指令解码 endcase end2. 构建完整SoC系统单纯的CPU核心无法独立工作需要与存储器和外设组成系统才能执行实际任务。我们的SoC架构包含------------- ------------- ------------- | 指令存储器 |-----| CPU |-----| 数据存储器 | ------------- ------------- ------------- | v ------------- | IO设备 | -------------2.1 内存映射IO设计为了实现CPU与FPGA外设如LED、开关的交互我们采用统一编址方式将外设寄存器映射到特定内存地址范围define LED_ADDR 32h7000_0040 define SWITCH_ADDR 32h7000_0010 module memory_io_controller( input wire memCe, input wire memWr, input wire [31:0] addr, input wire [31:0] wtData, output reg [31:0] rdData, output wire ramCe, output wire ioCe, // 物理接口 input wire [1:0] switches, output reg [15:0] leds ); assign ramCe (addr 32h4000_0000) ? memCe : 0; assign ioCe (addr 32h7000_0000) ? memCe : 0; always (*) begin if (ioCe !memWr) begin case(addr) SWITCH_ADDR: rdData {30b0, switches}; default: rdData 32b0; endcase end end always (posedge clk) begin if (ioCe memWr addr LED_ADDR) leds wtData[15:0]; end endmodule2.2 时钟与复位处理FPGA板载时钟通常频率较高如100MHz而我们的单周期CPU可能只需要几MHz的时钟。需要添加时钟分频模块module clk_div( input clk, input rst, output reg clk_cpu ); reg [31:0] counter; always (posedge clk or posedge rst) begin if (rst) begin counter 0; clk_cpu 0; end else begin if (counter 24) begin // 分频系数 counter 0; clk_cpu ~clk_cpu; end else counter counter 1; end end endmodule注意复位信号必须正确初始化所有寄存器特别是PC寄存器应指向第一条指令地址通常是0x000000003. 指令存储器与测试程序3.1 指令存储器实现我们使用FPGA的Block RAM资源实现指令存储器初始化时加载测试程序module inst_mem( input wire ce, input wire [31:0] addr, output reg [31:0] inst ); reg [31:0] mem [0:1023]; always (*) begin if (ce) inst mem[addr[11:2]]; // 按字寻址 else inst 32b0; end initial begin // 测试程序读取开关状态输出到LED mem[0] 32h3c017000; // lui $1, 0x7000 mem[1] 32h34210010; // ori $1, $1, 0x0010 mem[2] 32h3c027000; // lui $2, 0x7000 mem[3] 32h34420040; // ori $2, $2, 0x0040 // 循环读取开关并写入LED mem[4] 32h8c230000; // loop: lw $3, 0($1) mem[5] 32hac430000; // sw $3, 0($2) mem[6] 32h08000004; // j loop end endmodule3.2 测试程序设计要点有效的测试程序应验证数据通路正确性算术/逻辑运算控制流指令分支/跳转存储器访问load/storeIO操作外设读写典型测试模式开关输入→LED输出验证数据搬运功能斐波那契数列计算验证算术运算和循环控制内存填充测试验证存储器接口4. FPGA实现与下板调试4.1 Vivado工程设置创建新工程选择正确的FPGA器件型号如Xilinx Artix-7 xc7a35t添加所有Verilog源文件设置约束文件.xdc指定引脚分配# 时钟引脚 set_property PACKAGE_PIN P17 [get_ports clk] set_property IOSTANDARD LVCMOS33 [get_ports clk] # 复位引脚连接至开关 set_property PACKAGE_PIN P3 [get_ports rst] set_property IOSTANDARD LVCMOS33 [get_ports rst] # LED输出引脚 set_property PACKAGE_PIN F6 [get_ports {led[0]}] set_property IOSTANDARD LVCMOS33 [get_ports {led[0]}] # ...其他LED引脚类似定义 # 开关输入引脚 set_property PACKAGE_PIN P5 [get_ports {sw[0]}] set_property IOSTANDARD LVCMOS33 [get_ports {sw[0]}]4.2 常见调试问题解决问题1系统无反应检查复位信号是否有效通常需要先置位再释放用SignalTap或ILA核抓取关键信号PC值、指令字问题2LED显示不正确确认引脚分配与实际硬件连接一致检查内存映射地址是否正确验证时钟分频系数是否合适问题3综合时出现警告未连接的输入端口应赋予默认值确保所有寄存器变量在复位时有明确初始值4.3 实机测试案例成功下板后我们可以通过开关输入不同组合观察LED输出开关组合预期LED输出说明000x0000全灭010x5555交替亮灭100xAAAA与01相反交替110xFFFF全亮实现这一效果的关键是测试程序循环读取开关状态并写入LED寄存器展示了CPU如何通过内存映射IO与外部设备交互。

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/2591467.html

如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!

相关文章

SpringBoot-17-MyBatis动态SQL标签之常用标签

文章目录 1 代码1.1 实体User.java1.2 接口UserMapper.java1.3 映射UserMapper.xml1.3.1 标签if1.3.2 标签if和where1.3.3 标签choose和when和otherwise1.4 UserController.java2 常用动态SQL标签2.1 标签set2.1.1 UserMapper.java2.1.2 UserMapper.xml2.1.3 UserController.ja…

wordpress后台更新后 前端没变化的解决方法

使用siteground主机的wordpress网站,会出现更新了网站内容和修改了php模板文件、js文件、css文件、图片文件后,网站没有变化的情况。 不熟悉siteground主机的新手,遇到这个问题,就很抓狂,明明是哪都没操作错误&#x…

网络编程(Modbus进阶)

思维导图 Modbus RTU(先学一点理论) 概念 Modbus RTU 是工业自动化领域 最广泛应用的串行通信协议,由 Modicon 公司(现施耐德电气)于 1979 年推出。它以 高效率、强健性、易实现的特点成为工业控制系统的通信标准。 包…

UE5 学习系列(二)用户操作界面及介绍

这篇博客是 UE5 学习系列博客的第二篇,在第一篇的基础上展开这篇内容。博客参考的 B 站视频资料和第一篇的链接如下: 【Note】:如果你已经完成安装等操作,可以只执行第一篇博客中 2. 新建一个空白游戏项目 章节操作,重…

IDEA运行Tomcat出现乱码问题解决汇总

最近正值期末周,有很多同学在写期末Java web作业时,运行tomcat出现乱码问题,经过多次解决与研究,我做了如下整理: 原因: IDEA本身编码与tomcat的编码与Windows编码不同导致,Windows 系统控制台…

利用最小二乘法找圆心和半径

#include <iostream> #include <vector> #include <cmath> #include <Eigen/Dense> // 需安装Eigen库用于矩阵运算 // 定义点结构 struct Point { double x, y; Point(double x_, double y_) : x(x_), y(y_) {} }; // 最小二乘法求圆心和半径 …

使用docker在3台服务器上搭建基于redis 6.x的一主两从三台均是哨兵模式

一、环境及版本说明 如果服务器已经安装了docker,则忽略此步骤,如果没有安装,则可以按照一下方式安装: 1. 在线安装(有互联网环境): 请看我这篇文章 传送阵>> 点我查看 2. 离线安装(内网环境):请看我这篇文章 传送阵>> 点我查看 说明&#xff1a;假设每台服务器已…

XML Group端口详解

在XML数据映射过程中&#xff0c;经常需要对数据进行分组聚合操作。例如&#xff0c;当处理包含多个物料明细的XML文件时&#xff0c;可能需要将相同物料号的明细归为一组&#xff0c;或对相同物料号的数量进行求和计算。传统实现方式通常需要编写脚本代码&#xff0c;增加了开…

LBE-LEX系列工业语音播放器|预警播报器|喇叭蜂鸣器的上位机配置操作说明

LBE-LEX系列工业语音播放器|预警播报器|喇叭蜂鸣器专为工业环境精心打造&#xff0c;完美适配AGV和无人叉车。同时&#xff0c;集成以太网与语音合成技术&#xff0c;为各类高级系统&#xff08;如MES、调度系统、库位管理、立库等&#xff09;提供高效便捷的语音交互体验。 L…

(LeetCode 每日一题) 3442. 奇偶频次间的最大差值 I (哈希、字符串)

题目&#xff1a;3442. 奇偶频次间的最大差值 I 思路 &#xff1a;哈希&#xff0c;时间复杂度0(n)。 用哈希表来记录每个字符串中字符的分布情况&#xff0c;哈希表这里用数组即可实现。 C版本&#xff1a; class Solution { public:int maxDifference(string s) {int a[26]…

【大模型RAG】拍照搜题技术架构速览:三层管道、两级检索、兜底大模型

摘要 拍照搜题系统采用“三层管道&#xff08;多模态 OCR → 语义检索 → 答案渲染&#xff09;、两级检索&#xff08;倒排 BM25 向量 HNSW&#xff09;并以大语言模型兜底”的整体框架&#xff1a; 多模态 OCR 层 将题目图片经过超分、去噪、倾斜校正后&#xff0c;分别用…

【Axure高保真原型】引导弹窗

今天和大家中分享引导弹窗的原型模板&#xff0c;载入页面后&#xff0c;会显示引导弹窗&#xff0c;适用于引导用户使用页面&#xff0c;点击完成后&#xff0c;会显示下一个引导弹窗&#xff0c;直至最后一个引导弹窗完成后进入首页。具体效果可以点击下方视频观看或打开下方…

接口测试中缓存处理策略

在接口测试中&#xff0c;缓存处理策略是一个关键环节&#xff0c;直接影响测试结果的准确性和可靠性。合理的缓存处理策略能够确保测试环境的一致性&#xff0c;避免因缓存数据导致的测试偏差。以下是接口测试中常见的缓存处理策略及其详细说明&#xff1a; 一、缓存处理的核…

龙虎榜——20250610

上证指数放量收阴线&#xff0c;个股多数下跌&#xff0c;盘中受消息影响大幅波动。 深证指数放量收阴线形成顶分型&#xff0c;指数短线有调整的需求&#xff0c;大概需要一两天。 2025年6月10日龙虎榜行业方向分析 1. 金融科技 代表标的&#xff1a;御银股份、雄帝科技 驱动…

观成科技:隐蔽隧道工具Ligolo-ng加密流量分析

1.工具介绍 Ligolo-ng是一款由go编写的高效隧道工具&#xff0c;该工具基于TUN接口实现其功能&#xff0c;利用反向TCP/TLS连接建立一条隐蔽的通信信道&#xff0c;支持使用Let’s Encrypt自动生成证书。Ligolo-ng的通信隐蔽性体现在其支持多种连接方式&#xff0c;适应复杂网…

铭豹扩展坞 USB转网口 突然无法识别解决方法

当 USB 转网口扩展坞在一台笔记本上无法识别,但在其他电脑上正常工作时,问题通常出在笔记本自身或其与扩展坞的兼容性上。以下是系统化的定位思路和排查步骤,帮助你快速找到故障原因: 背景: 一个M-pard(铭豹)扩展坞的网卡突然无法识别了,扩展出来的三个USB接口正常。…

未来机器人的大脑:如何用神经网络模拟器实现更智能的决策?

编辑&#xff1a;陈萍萍的公主一点人工一点智能 未来机器人的大脑&#xff1a;如何用神经网络模拟器实现更智能的决策&#xff1f;RWM通过双自回归机制有效解决了复合误差、部分可观测性和随机动力学等关键挑战&#xff0c;在不依赖领域特定归纳偏见的条件下实现了卓越的预测准…

Linux应用开发之网络套接字编程(实例篇)

服务端与客户端单连接 服务端代码 #include <sys/socket.h> #include <sys/types.h> #include <netinet/in.h> #include <stdio.h> #include <stdlib.h> #include <string.h> #include <arpa/inet.h> #include <pthread.h> …

华为云AI开发平台ModelArts

华为云ModelArts&#xff1a;重塑AI开发流程的“智能引擎”与“创新加速器”&#xff01; 在人工智能浪潮席卷全球的2025年&#xff0c;企业拥抱AI的意愿空前高涨&#xff0c;但技术门槛高、流程复杂、资源投入巨大的现实&#xff0c;却让许多创新构想止步于实验室。数据科学家…

深度学习在微纳光子学中的应用

深度学习在微纳光子学中的主要应用方向 深度学习与微纳光子学的结合主要集中在以下几个方向&#xff1a; 逆向设计 通过神经网络快速预测微纳结构的光学响应&#xff0c;替代传统耗时的数值模拟方法。例如设计超表面、光子晶体等结构。 特征提取与优化 从复杂的光学数据中自…