个人学习笔记12

news2026/4/28 9:52:10
最终版test_macro.svhifndef TEST_MACRO_SVH define TEST_MACRO_SVH // // Color Definition // define COLOR_RESET \033[0m define COLOR_BOLD_BLUE \033[1;34m define COLOR_BOLD_GREEN \033[1;32m define COLOR_BOLD_RED \033[1;31m define COLOR_BOLD_YELLOW \033[1;33m define COLOR_BOLD_CYAN \033[1;36m // // Global Counter (需要在TB里定义) // int total_pass, total_fail; // // // Test Suite // define TEST_SUITE_BEGIN(name) \ $display(\n); \ $display(COLOR_BOLD_CYAN COLOR_RESET); \ $display(COLOR_BOLD_CYAN Test Suite: %s COLOR_RESET, name); \ $display(COLOR_BOLD_CYAN COLOR_RESET); // // Test Case (支持 name id) // 会定义局部变量 __test_name / __test_id // define TEST_CASE_BEGIN(name, id) \ string __test_name name; \ int __test_id id; \ $display(\n); \ $display(COLOR_BOLD_BLUE [TEST CASE %0d] %s COLOR_RESET, __test_id, __test_name); // // Step // define TEST_STEP(msg) \ $display(COLOR_BOLD_YELLOW [STEP][TC%0d][%0t] %s COLOR_RESET, \ __test_id, $time, msg); // // PASS / FAIL // define TEST_PASS(msg) \ begin \ total_pass; \ $display(COLOR_BOLD_GREEN [PASS][TC%0d][%0t] %s COLOR_RESET, \ __test_id, $time, msg); \ end define TEST_FAIL(msg) \ begin \ total_fail; \ $display(COLOR_BOLD_RED [FAIL][TC%0d][%0t] %s COLOR_RESET, \ __test_id, $time, msg); \ end // // CHECK (最常用) // define TEST_CHECK(cond, msg) \ if (cond) begin \ TEST_PASS(msg) \ end else begin \ TEST_FAIL(msg) \ end // // Summary // define TEST_SUMMARY \ $display(\n); \ $display(COLOR_BOLD_CYAN TEST SUMMARY COLOR_RESET); \ $display(COLOR_BOLD_GREEN TOTAL PASS %0d COLOR_RESET, total_pass); \ $display(COLOR_BOLD_RED TOTAL FAIL %0d COLOR_RESET, total_fail); \ $display(COLOR_BOLD_CYAN COLOR_RESET); // // Optional: Abort on Fail // define TEST_CHECK_FATAL(cond, msg) \ if (!(cond)) begin \ TEST_FAIL(msg) \ $fatal; \ end else begin \ TEST_PASS(msg) \ end endif✅ Testbench 里正确用法必须这样写include test_macro.svh module tb; int total_pass 0; int total_fail 0; initial begin TEST_SUITE_BEGIN(LPDDR6 Initialization) // Test Case 1 TEST_CASE_BEGIN(Power-up Sequence, 1) TEST_STEP(Check reset low) reset_n 0; TEST_CHECK(reset_n 0, RESET_n is LOW) TEST_STEP(Release reset) reset_n 1; TEST_CHECK(reset_n 1, RESET_n is HIGH) // Test Case 2 TEST_CASE_BEGIN(Command Test, 2) TEST_STEP(Send NOP) cs 0; TEST_CHECK(cs 0, CS is LOW) // Summary TEST_SUMMARY #10us; $finish; end endmodule给你一版可以直接放进 testbench 使用的 LPDDR6 上电初始化 task同时支持单通道lpddr6_powerup_seq(1)双通道lpddr6_powerup_seq(2)这张图对应 JEDEC 的Voltage Ramp and Device Initialization / Power Ramp and Initialization Sequence关键参数包括tINIT1200us、tINIT210ns、tINIT34ms、tINIT45nCK、tINIT52us、tZQLATmax(30ns,4nCK)LPDDR6 每个 sub-channel 有独立的CK/CS/CA/WCK/DQ信号。// // LPDDR6 Power-up Sequence Task // Support single channel / dual channel // localparam int LPDDR6_MAX_CH 2; localparam int CA_W 4; localparam int DQ_W 12; localparam time tCK 5000ps; // Example boot CK period: 200MHz localparam time tINIT1 200us; localparam time tINIT2 10ns; localparam time tINIT3 4ms; localparam time tINIT4 5 * tCK; localparam time tINIT5 2us; localparam time tZQLAT 30ns; // max(30ns, 4nCK), example uses 30ns // ------------------------------------------------------------ // LPDDR6 TB driving signals // ch0/ch1 represent sub-channel 0 / sub-channel 1 // ------------------------------------------------------------ logic [LPDDR6_MAX_CH-1:0] ck_t; logic [LPDDR6_MAX_CH-1:0] ck_c; logic [LPDDR6_MAX_CH-1:0] wck_t; logic [LPDDR6_MAX_CH-1:0] wck_c; logic reset_n; // RESET_n is usually device-level logic [LPDDR6_MAX_CH-1:0] cs; logic [LPDDR6_MAX_CH-1:0][CA_W-1:0] ca; // DQ is bidirectional, so use tri output enable tri [LPDDR6_MAX_CH-1:0][DQ_W-1:0] dq; logic [LPDDR6_MAX_CH-1:0] dq_oe; logic [LPDDR6_MAX_CH-1:0][DQ_W-1:0] dq_drv; genvar gi; generate for (gi 0; gi LPDDR6_MAX_CH; gi) begin : GEN_DQ_ASSIGN assign dq[gi] dq_oe[gi] ? dq_drv[gi] : z; end endgenerate// // CK generation // CK_t / CK_c are differential and complementary // task automatic start_ck(input int ch_id); fork forever begin #(tCK/2); ck_t[ch_id] ~ck_t[ch_id]; ck_c[ch_id] ~ck_c[ch_id]; end join_none endtask // // WCK generation // LPDDR6 WCK:CK 2:1 // So WCK period tCK / 2 // task automatic start_wck(input int ch_id); fork forever begin #(tCK/4); wck_t[ch_id] ~wck_t[ch_id]; wck_c[ch_id] ~wck_c[ch_id]; end join_none endtask// // Drive command to one channel // NOTE: // ca_value is placeholder now. // Later you should replace it with real LPDDR6 command encoding. // task automatic lpddr6_drive_cmd_one_ch( input int ch_id, input string cmd_name, input logic [CA_W-1:0] ca_value, input int nck_cycles ); TEST_STEP($sformatf(CH%0d send command: %s, ch_id, cmd_name)) (posedge ck_t[ch_id]); cs[ch_id] 1b1; ca[ch_id] ca_value; repeat (nck_cycles) (posedge ck_t[ch_id]); cs[ch_id] 1b0; ca[ch_id] 0; endtask// // Drive command to active channels // active_ch_num 1: only CH0 // active_ch_num 2: CH0 CH1 // task automatic lpddr6_drive_cmd_active_ch( input int active_ch_num, input string cmd_name, input logic [CA_W-1:0] ca_value, input int nck_cycles ); if (active_ch_num 1) begin lpddr6_drive_cmd_one_ch(0, cmd_name, ca_value, nck_cycles); end else if (active_ch_num 2) begin fork lpddr6_drive_cmd_one_ch(0, cmd_name, ca_value, nck_cycles); lpddr6_drive_cmd_one_ch(1, cmd_name, ca_value, nck_cycles); join end else begin TEST_FAIL(active_ch_num must be 1 or 2) end endtask核心上电初始化 task// // LPDDR6 Voltage Ramp and Device Initialization Sequence // // active_ch_num: // 1 - single channel mode, only CH0 is driven // 2 - dual channel mode, CH0 and CH1 are driven // task automatic lpddr6_powerup_seq(input int active_ch_num); int ch; TEST_CASE_BEGIN(LPDDR6 Voltage Ramp and Device Initialization, 1) if (!(active_ch_num inside {1, 2})) begin TEST_FAIL(active_ch_num must be 1 or 2) return; end // -------------------------------------------------------- // Phase Ta: before / during power ramp // Required: // RESET_n LOW // CS LOW // CA valid low level // CK/WCK stable complementary or inactive // DQ High-Z // -------------------------------------------------------- TEST_STEP(Ta: initialize all driven signals before power ramp) reset_n 1b0; for (ch 0; ch LPDDR6_MAX_CH; ch) begin ck_t[ch] 1b0; ck_c[ch] 1b1; wck_t[ch] 1b0; wck_c[ch] 1b1; cs[ch] 1b0; ca[ch] 0; dq_oe[ch] 1b0; dq_drv[ch] 0; end TEST_CHECK(reset_n 1b0, RESET_n is LOW during power ramp) TEST_CHECK(cs[0] 1b0, CH0 CS is LOW during power ramp) if (active_ch_num 2) begin TEST_CHECK(cs[1] 1b0, CH1 CS is LOW during power ramp) end // -------------------------------------------------------- // Ta - Tb: power ramp // In digital TB, supplies are usually abstracted by delay. // If your DUT has supply-good signals, drive them here. // -------------------------------------------------------- TEST_STEP(Ta to Tb: simulate power ramp until supplies are stable) // Example delay. Real max tINIT0 is 20ms. // You can replace this with your own supply-good handshake. #(1ms); TEST_STEP(Tb: supplies are considered stable) // -------------------------------------------------------- // Tb - Tc: keep RESET_n LOW for tINIT1 // -------------------------------------------------------- TEST_STEP(Tb to Tc: keep RESET_n LOW for tINIT1) #(tINIT1); // -------------------------------------------------------- // Before RESET_n deassertion: // CS must already be LOW for at least tINIT2 // -------------------------------------------------------- TEST_STEP(Wait tINIT2: CS LOW before RESET_n HIGH) #(tINIT2); // -------------------------------------------------------- // Tc: deassert RESET_n // CK_t / CK_c need to toggle or be valid complementary // almost at the same time // -------------------------------------------------------- TEST_STEP(Tc: deassert RESET_n and start CK) reset_n 1b1; if (active_ch_num 1) begin start_ck(0); end if (active_ch_num 2) begin start_ck(1); end #1ps; TEST_CHECK(reset_n 1b1, RESET_n is deasserted HIGH) // -------------------------------------------------------- // Tc - Td: CS must remain LOW for tINIT3 // -------------------------------------------------------- TEST_STEP(Tc to Td: keep CS LOW for tINIT3 after RESET_n HIGH) #(tINIT3); TEST_CHECK(cs[0] 1b0, CH0 CS remains LOW during tINIT3) if (active_ch_num 2) begin TEST_CHECK(cs[1] 1b0, CH1 CS remains LOW during tINIT3) end // -------------------------------------------------------- // Td - Te: CK stable for at least tINIT4 5nCK // -------------------------------------------------------- TEST_STEP(Td to Te: wait tINIT4, stable CK before first CS toggle) repeat (5) (posedge ck_t[0]); // -------------------------------------------------------- // Te: first CS toggle with NOP // -------------------------------------------------------- TEST_STEP(Te: issue first NOP command) lpddr6_drive_cmd_active_ch( active_ch_num, NOP, 4b0000, 2 ); // -------------------------------------------------------- // Te - Tf: wait tINIT5 before first MRW/MRR // -------------------------------------------------------- TEST_STEP(Te to Tf: wait tINIT5 before first MRW/MRR) #(tINIT5); // -------------------------------------------------------- // Tf: issue initial MRW / MRR // These CA values are placeholders. // Replace with real command truth table encoding later. // -------------------------------------------------------- TEST_STEP(Tf: issue initial MRW/MRR commands) lpddr6_drive_cmd_active_ch( active_ch_num, MRW_INIT, 4b0001, 2 ); lpddr6_drive_cmd_active_ch( active_ch_num, MRR_CHECK, 4b0010, 2 ); // -------------------------------------------------------- // ZQ Latch command // Initial ZQ calibration is automatically started after RESET_n high. // Controller should issue ZQ Cal Latch command later. // -------------------------------------------------------- TEST_STEP(Issue MPC ZQ Calibration Latch) lpddr6_drive_cmd_active_ch( active_ch_num, MPC_ZQ_CAL_LATCH, 4b0011, 2 ); TEST_STEP(Wait tZQLAT after ZQ Calibration Latch) #(tZQLAT); // -------------------------------------------------------- // After ZQ Latch: // Optional training may start. // Start WCK before WCK/DQ related training. // -------------------------------------------------------- TEST_STEP(Start WCK for later training) if (active_ch_num 1) begin start_wck(0); end if (active_ch_num 2) begin start_wck(1); end // -------------------------------------------------------- // Simplified optional training sequence // -------------------------------------------------------- TEST_STEP(Optional Training: Command Bus Training) lpddr6_drive_cmd_active_ch(active_ch_num, ENTER_CBT, 4b0100, 2); lpddr6_drive_cmd_active_ch(active_ch_num, CBT_PATTERN, 4b0101, 8); lpddr6_drive_cmd_active_ch(active_ch_num, EXIT_CBT, 4b0110, 2); TEST_STEP(Optional Training: WCK2CK Leveling) lpddr6_drive_cmd_active_ch(active_ch_num, ENTER_WCK2CK_LEVELING, 4b0111, 2); lpddr6_drive_cmd_active_ch(active_ch_num, WCK2CK_LEVELING, 4b1000, 8); lpddr6_drive_cmd_active_ch(active_ch_num, EXIT_WCK2CK_LEVELING, 4b1001, 2); TEST_STEP(Optional Training: DQ Training) lpddr6_drive_cmd_active_ch(active_ch_num, DQ_TRAINING, 4b1010, 8); TEST_PASS(LPDDR6 power-up initialization sequence finished) endtask在 testbench 里这样调用initial begin TEST_SUITE_BEGIN(LPDDR6 Initialization Test) // 单通道只驱动 CH0 lpddr6_powerup_seq(1); // 或者双通道同时驱动 CH0 CH1 // lpddr6_powerup_seq(2); TEST_SUMMARY #10us; $finish; end

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/2558765.html

如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!

相关文章

SpringBoot-17-MyBatis动态SQL标签之常用标签

文章目录 1 代码1.1 实体User.java1.2 接口UserMapper.java1.3 映射UserMapper.xml1.3.1 标签if1.3.2 标签if和where1.3.3 标签choose和when和otherwise1.4 UserController.java2 常用动态SQL标签2.1 标签set2.1.1 UserMapper.java2.1.2 UserMapper.xml2.1.3 UserController.ja…

wordpress后台更新后 前端没变化的解决方法

使用siteground主机的wordpress网站,会出现更新了网站内容和修改了php模板文件、js文件、css文件、图片文件后,网站没有变化的情况。 不熟悉siteground主机的新手,遇到这个问题,就很抓狂,明明是哪都没操作错误&#x…

网络编程(Modbus进阶)

思维导图 Modbus RTU(先学一点理论) 概念 Modbus RTU 是工业自动化领域 最广泛应用的串行通信协议,由 Modicon 公司(现施耐德电气)于 1979 年推出。它以 高效率、强健性、易实现的特点成为工业控制系统的通信标准。 包…

UE5 学习系列(二)用户操作界面及介绍

这篇博客是 UE5 学习系列博客的第二篇,在第一篇的基础上展开这篇内容。博客参考的 B 站视频资料和第一篇的链接如下: 【Note】:如果你已经完成安装等操作,可以只执行第一篇博客中 2. 新建一个空白游戏项目 章节操作,重…

IDEA运行Tomcat出现乱码问题解决汇总

最近正值期末周,有很多同学在写期末Java web作业时,运行tomcat出现乱码问题,经过多次解决与研究,我做了如下整理: 原因: IDEA本身编码与tomcat的编码与Windows编码不同导致,Windows 系统控制台…

利用最小二乘法找圆心和半径

#include <iostream> #include <vector> #include <cmath> #include <Eigen/Dense> // 需安装Eigen库用于矩阵运算 // 定义点结构 struct Point { double x, y; Point(double x_, double y_) : x(x_), y(y_) {} }; // 最小二乘法求圆心和半径 …

使用docker在3台服务器上搭建基于redis 6.x的一主两从三台均是哨兵模式

一、环境及版本说明 如果服务器已经安装了docker,则忽略此步骤,如果没有安装,则可以按照一下方式安装: 1. 在线安装(有互联网环境): 请看我这篇文章 传送阵>> 点我查看 2. 离线安装(内网环境):请看我这篇文章 传送阵>> 点我查看 说明&#xff1a;假设每台服务器已…

XML Group端口详解

在XML数据映射过程中&#xff0c;经常需要对数据进行分组聚合操作。例如&#xff0c;当处理包含多个物料明细的XML文件时&#xff0c;可能需要将相同物料号的明细归为一组&#xff0c;或对相同物料号的数量进行求和计算。传统实现方式通常需要编写脚本代码&#xff0c;增加了开…

LBE-LEX系列工业语音播放器|预警播报器|喇叭蜂鸣器的上位机配置操作说明

LBE-LEX系列工业语音播放器|预警播报器|喇叭蜂鸣器专为工业环境精心打造&#xff0c;完美适配AGV和无人叉车。同时&#xff0c;集成以太网与语音合成技术&#xff0c;为各类高级系统&#xff08;如MES、调度系统、库位管理、立库等&#xff09;提供高效便捷的语音交互体验。 L…

(LeetCode 每日一题) 3442. 奇偶频次间的最大差值 I (哈希、字符串)

题目&#xff1a;3442. 奇偶频次间的最大差值 I 思路 &#xff1a;哈希&#xff0c;时间复杂度0(n)。 用哈希表来记录每个字符串中字符的分布情况&#xff0c;哈希表这里用数组即可实现。 C版本&#xff1a; class Solution { public:int maxDifference(string s) {int a[26]…

【大模型RAG】拍照搜题技术架构速览:三层管道、两级检索、兜底大模型

摘要 拍照搜题系统采用“三层管道&#xff08;多模态 OCR → 语义检索 → 答案渲染&#xff09;、两级检索&#xff08;倒排 BM25 向量 HNSW&#xff09;并以大语言模型兜底”的整体框架&#xff1a; 多模态 OCR 层 将题目图片经过超分、去噪、倾斜校正后&#xff0c;分别用…

【Axure高保真原型】引导弹窗

今天和大家中分享引导弹窗的原型模板&#xff0c;载入页面后&#xff0c;会显示引导弹窗&#xff0c;适用于引导用户使用页面&#xff0c;点击完成后&#xff0c;会显示下一个引导弹窗&#xff0c;直至最后一个引导弹窗完成后进入首页。具体效果可以点击下方视频观看或打开下方…

接口测试中缓存处理策略

在接口测试中&#xff0c;缓存处理策略是一个关键环节&#xff0c;直接影响测试结果的准确性和可靠性。合理的缓存处理策略能够确保测试环境的一致性&#xff0c;避免因缓存数据导致的测试偏差。以下是接口测试中常见的缓存处理策略及其详细说明&#xff1a; 一、缓存处理的核…

龙虎榜——20250610

上证指数放量收阴线&#xff0c;个股多数下跌&#xff0c;盘中受消息影响大幅波动。 深证指数放量收阴线形成顶分型&#xff0c;指数短线有调整的需求&#xff0c;大概需要一两天。 2025年6月10日龙虎榜行业方向分析 1. 金融科技 代表标的&#xff1a;御银股份、雄帝科技 驱动…

观成科技:隐蔽隧道工具Ligolo-ng加密流量分析

1.工具介绍 Ligolo-ng是一款由go编写的高效隧道工具&#xff0c;该工具基于TUN接口实现其功能&#xff0c;利用反向TCP/TLS连接建立一条隐蔽的通信信道&#xff0c;支持使用Let’s Encrypt自动生成证书。Ligolo-ng的通信隐蔽性体现在其支持多种连接方式&#xff0c;适应复杂网…

铭豹扩展坞 USB转网口 突然无法识别解决方法

当 USB 转网口扩展坞在一台笔记本上无法识别,但在其他电脑上正常工作时,问题通常出在笔记本自身或其与扩展坞的兼容性上。以下是系统化的定位思路和排查步骤,帮助你快速找到故障原因: 背景: 一个M-pard(铭豹)扩展坞的网卡突然无法识别了,扩展出来的三个USB接口正常。…

未来机器人的大脑:如何用神经网络模拟器实现更智能的决策?

编辑&#xff1a;陈萍萍的公主一点人工一点智能 未来机器人的大脑&#xff1a;如何用神经网络模拟器实现更智能的决策&#xff1f;RWM通过双自回归机制有效解决了复合误差、部分可观测性和随机动力学等关键挑战&#xff0c;在不依赖领域特定归纳偏见的条件下实现了卓越的预测准…

Linux应用开发之网络套接字编程(实例篇)

服务端与客户端单连接 服务端代码 #include <sys/socket.h> #include <sys/types.h> #include <netinet/in.h> #include <stdio.h> #include <stdlib.h> #include <string.h> #include <arpa/inet.h> #include <pthread.h> …

华为云AI开发平台ModelArts

华为云ModelArts&#xff1a;重塑AI开发流程的“智能引擎”与“创新加速器”&#xff01; 在人工智能浪潮席卷全球的2025年&#xff0c;企业拥抱AI的意愿空前高涨&#xff0c;但技术门槛高、流程复杂、资源投入巨大的现实&#xff0c;却让许多创新构想止步于实验室。数据科学家…

深度学习在微纳光子学中的应用

深度学习在微纳光子学中的主要应用方向 深度学习与微纳光子学的结合主要集中在以下几个方向&#xff1a; 逆向设计 通过神经网络快速预测微纳结构的光学响应&#xff0c;替代传统耗时的数值模拟方法。例如设计超表面、光子晶体等结构。 特征提取与优化 从复杂的光学数据中自…