从APB到SDA:手把手教你用Verilog搭建一个可配置的I2C Master控制器(附完整RTL代码)

news2026/4/30 2:59:02
从APB到SDA手把手教你用Verilog搭建一个可配置的I2C Master控制器附完整RTL代码在数字IC设计和FPGA开发领域I2C总线因其简单的两线制结构和灵活的多主从配置成为连接低速外设的首选方案。本文将带您从零开始用Verilog实现一个基于APB总线的可配置I2C Master控制器涵盖从时钟分频到状态机设计的完整流程。不同于市面上泛泛而谈的理论教程我们将聚焦于工程实践中的关键细节——比如为什么I2C可以复用移位寄存器而UART不行以及如何正确处理双向SDA线的三态控制。1. I2C Master控制器架构设计一个完整的I2C Master控制器需要解决三个核心问题总线时序控制、数据传输管理和状态监控。我们的设计采用分层架构各模块通过APB总线进行配置和数据交换。以下是主要功能模块的划分APB接口模块负责与系统总线的通信包括地址解码、寄存器读写和中断处理时钟分频器根据Prescale寄存器值生成符合I2C标准的SCL时钟控制状态机实现START/STOP条件生成、数据移位、ACK检测等协议关键操作移位寄存器在发送和接收模式间切换完成并行-串行转换双向PAD控制器处理SDA线的方向控制和高阻态管理提示I2C协议规定SCL时钟频率标准模式为100kHz快速模式为400kHz。实际设计中需要根据系统时钟频率计算Prescale值。1.1 APB总线接口实现APB(Advanced Peripheral Bus)是ARM公司提出的低功耗外设总线标准非常适合连接I2C这类低速设备。我们的设计采用APB3协议关键信号包括信号名方向描述PCLK输入APB总线时钟PRESETn输入低有效复位信号PADDR输入32位地址总线PSEL输入设备选择信号PENABLE输入使能信号PWRITE输入读写控制(1写)PWDATA输入32位写数据PRDATA输出32位读数据PREADY输出传输完成指示以下是APB接口的Verilog代码框架module apb_interface ( input wire PCLK, input wire PRESETn, input wire [31:0] PADDR, input wire PSEL, input wire PENABLE, input wire PWRITE, input wire [31:0] PWDATA, output reg [31:0] PRDATA, output wire PREADY ); // 寄存器地址定义 localparam PRELO_ADDR 8h00; localparam PREHI_ADDR 8h04; localparam CTR_ADDR 8h08; localparam TXR_ADDR 8h0C; localparam RXR_ADDR 8h0C; // 与TXR相同地址 localparam CR_ADDR 8h10; localparam SR_ADDR 8h10; // 与CR相同地址 // 寄存器组 reg [7:0] prelo_reg; reg [7:0] prehi_reg; reg [7:0] ctr_reg; reg [7:0] txr_reg; reg [7:0] rxr_reg; reg [7:0] cr_reg; reg [7:0] sr_reg; // APB读写逻辑 always (posedge PCLK or negedge PRESETn) begin if (!PRESETn) begin // 复位寄存器 end else if (PSEL PENABLE !PWRITE) begin // 读操作 case (PADDR[7:0]) PRELO_ADDR: PRDATA {24h0, prelo_reg}; // 其他寄存器处理... endcase end else if (PSEL PENABLE PWRITE) begin // 写操作 case (PADDR[7:0]) PRELO_ADDR: prelo_reg PWDATA[7:0]; // 其他寄存器处理... endcase end end assign PREADY 1b1; // 本设计始终准备好 endmodule2. 时钟分频与SCL生成I2C总线的时钟(SCL)需要从系统时钟分频得到。分频系数由Prescale寄存器决定计算公式为分频系数 (系统时钟频率) / (5 × 目标SCL频率) - 1例如当系统时钟为50MHz目标SCL为100kHz时分频系数 50,000,000 / (5 × 100,000) - 1 99对应的Prescale寄存器应设置为0x6399的十六进制。以下是时钟分频模块的实现module clk_divider ( input wire clk, input wire resetn, input wire [15:0] prescale, output reg scl_out, output reg scl_phase ); reg [15:0] counter; reg [2:0] phase_cnt; always (posedge clk or negedge resetn) begin if (!resetn) begin counter 16h0; phase_cnt 3h0; scl_out 1b1; scl_phase 1b0; end else begin if (counter prescale) begin counter 16h0; phase_cnt phase_cnt 1; // 生成SCL的5个相位 case (phase_cnt) 3d0: scl_out 1b1; // SCL高电平 3d1: scl_out 1b1; // 保持 3d2: scl_out 1b0; // SCL下降沿 3d3: scl_out 1b0; // SCL低电平 3d4: begin scl_out 1b1; // SCL上升沿 scl_phase ~scl_phase; // 用于数据采样 end endcase end else begin counter counter 1; end end end endmodule注意I2C协议规定数据在SCL高电平期间必须保持稳定变化只能发生在SCL低电平时。因此我们使用5相位时钟控制确保满足建立和保持时间要求。3. 核心状态机设计I2C协议的状态机需要处理以下基本操作生成START条件SCL高时SDA下降沿发送7位从机地址R/W位接收/发送数据字节处理ACK/NACK响应生成STOP条件SCL高时SDA上升沿状态转移图如下IDLE → START → ADDR → DATA → ACK → (STOP或重复DATA)对应的Verilog实现module i2c_fsm ( input wire clk, input wire resetn, input wire scl_phase, input wire [7:0] tx_data, input wire start, input wire stop, output reg [7:0] rx_data, output reg sda_out, output reg sda_oen, // 输出使能(0驱动,1高阻) output reg busy ); typedef enum logic [2:0] { ST_IDLE, ST_START, ST_ADDR, ST_DATA, ST_ACK, ST_STOP } state_t; state_t current_state, next_state; reg [3:0] bit_cnt; reg [7:0] shift_reg; reg ack_received; always (posedge clk or negedge resetn) begin if (!resetn) begin current_state ST_IDLE; bit_cnt 4h0; shift_reg 8h00; ack_received 1b0; busy 1b0; end else begin current_state next_state; if (scl_phase) begin case (current_state) ST_START: begin sda_out 1b0; // 产生START条件 sda_oen 1b0; busy 1b1; end ST_ADDR, ST_DATA: begin if (bit_cnt 8) begin sda_out shift_reg[7]; sda_oen 1b0; shift_reg {shift_reg[6:0], 1b0}; bit_cnt bit_cnt 1; end else begin sda_oen 1b1; // 释放SDA线准备接收ACK bit_cnt 4h0; end end ST_ACK: begin ack_received ~sda_in; // 检测ACK(低电平) if (stop) begin next_state ST_STOP; end else begin shift_reg tx_data; // 加载下一字节 next_state ST_DATA; end end ST_STOP: begin sda_out 1b1; // 产生STOP条件 sda_oen 1b0; busy 1b0; end endcase end end end // 状态转移逻辑 always (*) begin case (current_state) ST_IDLE: next_state start ? ST_START : ST_IDLE; ST_START: next_state ST_ADDR; ST_ADDR: next_state (bit_cnt 8) ? ST_ACK : ST_ADDR; ST_DATA: next_state (bit_cnt 8) ? ST_ACK : ST_DATA; ST_ACK: next_state stop ? ST_STOP : ST_DATA; ST_STOP: next_state ST_IDLE; default: next_state ST_IDLE; endcase end endmodule4. 双向SDA线处理与PAD设计I2C的SDA线是双向信号需要特殊处理。在Verilog中我们使用三态门实现module i2c_pad ( input wire sda_out, input wire sda_oen, // 0驱动, 1高阻 output wire sda_in, inout wire sda_pad ); assign sda_pad sda_oen ? 1bz : sda_out; assign sda_in sda_pad; endmodule这种设计的关键点在于当主机驱动SDA时(sda_oen0)sda_out值被输出到sda_pad当主机释放总线时(sda_oen1)sda_pad呈现高阻态由上拉电阻维持高电平sda_in始终反映SDA线上的实际电平状态重要提示在实际FPGA实现中需要确保综合器正确推断出三态缓冲器。Xilinx器件通常需要实例化IOBUF原语而Intel器件可能需要使用ALTIOBUF。5. 完整系统集成与验证将各模块集成后完整的I2C Master控制器顶层结构如下module i2c_master ( // APB接口 input wire PCLK, input wire PRESETn, input wire [31:0] PADDR, input wire PSEL, input wire PENABLE, input wire PWRITE, input wire [31:0] PWDATA, output wire [31:0] PRDATA, output wire PREADY, // I2C接口 output wire scl_pad, inout wire sda_pad, // 中断 output wire IRQ ); // 内部信号声明 wire [15:0] prescale; wire [7:0] ctr_reg; wire [7:0] txr_reg; wire [7:0] rxr_reg; wire [7:0] cr_reg; wire [7:0] sr_reg; wire scl_out, scl_phase; wire sda_out, sda_oen, sda_in; wire start_cond, stop_cond; wire busy, ack_received; // 模块实例化 apb_interface u_apb ( .PCLK(PCLK), .PRESETn(PRESETn), .PADDR(PADDR), .PSEL(PSEL), .PENABLE(PENABLE), .PWRITE(PWRITE), .PWDATA(PWDATA), .PRDATA(PRDATA), .PREADY(PREADY) ); clk_divider u_clkdiv ( .clk(PCLK), .resetn(PRESETn), .prescale(prescale), .scl_out(scl_out), .scl_phase(scl_phase) ); i2c_fsm u_fsm ( .clk(PCLK), .resetn(PRESETn), .scl_phase(scl_phase), .tx_data(txr_reg), .start(start_cond), .stop(stop_cond), .rx_data(rxr_reg), .sda_out(sda_out), .sda_oen(sda_oen), .busy(busy) ); i2c_pad u_scl_pad ( .sda_out(1b0), // SCL始终由主机驱动 .sda_oen(~ctr_reg[7]), // I2C使能时驱动SCL .sda_in(), // 不需要读取SCL输入 .sda_pad(scl_pad) ); i2c_pad u_sda_pad ( .sda_out(sda_out), .sda_oen(sda_oen), .sda_in(sda_in), .sda_pad(sda_pad) ); // 控制逻辑 assign prescale {prehi_reg, prelo_reg}; assign start_cond cr_reg[1] !busy; assign stop_cond cr_reg[0] busy; assign IRQ (sr_reg[0] ctr_reg[6]); // 中断状态且中断使能 endmodule验证时建议采用以下测试序列配置Prescale寄存器设置正确的SCL频率使能I2C控制器(CTR[7]1)写入从机地址R/W位到TXR寄存器设置CR寄存器启动传输轮询SR寄存器或等待中断读取RXR寄存器获取数据(读操作时)设置CR寄存器生成STOP条件在Xilinx Vivado中可以使用ILA(Integrated Logic Analyzer)实时捕捉SCL和SDA信号验证协议时序的正确性。

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/2536140.html

如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!

相关文章

SpringBoot-17-MyBatis动态SQL标签之常用标签

文章目录 1 代码1.1 实体User.java1.2 接口UserMapper.java1.3 映射UserMapper.xml1.3.1 标签if1.3.2 标签if和where1.3.3 标签choose和when和otherwise1.4 UserController.java2 常用动态SQL标签2.1 标签set2.1.1 UserMapper.java2.1.2 UserMapper.xml2.1.3 UserController.ja…

wordpress后台更新后 前端没变化的解决方法

使用siteground主机的wordpress网站,会出现更新了网站内容和修改了php模板文件、js文件、css文件、图片文件后,网站没有变化的情况。 不熟悉siteground主机的新手,遇到这个问题,就很抓狂,明明是哪都没操作错误&#x…

网络编程(Modbus进阶)

思维导图 Modbus RTU(先学一点理论) 概念 Modbus RTU 是工业自动化领域 最广泛应用的串行通信协议,由 Modicon 公司(现施耐德电气)于 1979 年推出。它以 高效率、强健性、易实现的特点成为工业控制系统的通信标准。 包…

UE5 学习系列(二)用户操作界面及介绍

这篇博客是 UE5 学习系列博客的第二篇,在第一篇的基础上展开这篇内容。博客参考的 B 站视频资料和第一篇的链接如下: 【Note】:如果你已经完成安装等操作,可以只执行第一篇博客中 2. 新建一个空白游戏项目 章节操作,重…

IDEA运行Tomcat出现乱码问题解决汇总

最近正值期末周,有很多同学在写期末Java web作业时,运行tomcat出现乱码问题,经过多次解决与研究,我做了如下整理: 原因: IDEA本身编码与tomcat的编码与Windows编码不同导致,Windows 系统控制台…

利用最小二乘法找圆心和半径

#include <iostream> #include <vector> #include <cmath> #include <Eigen/Dense> // 需安装Eigen库用于矩阵运算 // 定义点结构 struct Point { double x, y; Point(double x_, double y_) : x(x_), y(y_) {} }; // 最小二乘法求圆心和半径 …

使用docker在3台服务器上搭建基于redis 6.x的一主两从三台均是哨兵模式

一、环境及版本说明 如果服务器已经安装了docker,则忽略此步骤,如果没有安装,则可以按照一下方式安装: 1. 在线安装(有互联网环境): 请看我这篇文章 传送阵>> 点我查看 2. 离线安装(内网环境):请看我这篇文章 传送阵>> 点我查看 说明&#xff1a;假设每台服务器已…

XML Group端口详解

在XML数据映射过程中&#xff0c;经常需要对数据进行分组聚合操作。例如&#xff0c;当处理包含多个物料明细的XML文件时&#xff0c;可能需要将相同物料号的明细归为一组&#xff0c;或对相同物料号的数量进行求和计算。传统实现方式通常需要编写脚本代码&#xff0c;增加了开…

LBE-LEX系列工业语音播放器|预警播报器|喇叭蜂鸣器的上位机配置操作说明

LBE-LEX系列工业语音播放器|预警播报器|喇叭蜂鸣器专为工业环境精心打造&#xff0c;完美适配AGV和无人叉车。同时&#xff0c;集成以太网与语音合成技术&#xff0c;为各类高级系统&#xff08;如MES、调度系统、库位管理、立库等&#xff09;提供高效便捷的语音交互体验。 L…

(LeetCode 每日一题) 3442. 奇偶频次间的最大差值 I (哈希、字符串)

题目&#xff1a;3442. 奇偶频次间的最大差值 I 思路 &#xff1a;哈希&#xff0c;时间复杂度0(n)。 用哈希表来记录每个字符串中字符的分布情况&#xff0c;哈希表这里用数组即可实现。 C版本&#xff1a; class Solution { public:int maxDifference(string s) {int a[26]…

【大模型RAG】拍照搜题技术架构速览:三层管道、两级检索、兜底大模型

摘要 拍照搜题系统采用“三层管道&#xff08;多模态 OCR → 语义检索 → 答案渲染&#xff09;、两级检索&#xff08;倒排 BM25 向量 HNSW&#xff09;并以大语言模型兜底”的整体框架&#xff1a; 多模态 OCR 层 将题目图片经过超分、去噪、倾斜校正后&#xff0c;分别用…

【Axure高保真原型】引导弹窗

今天和大家中分享引导弹窗的原型模板&#xff0c;载入页面后&#xff0c;会显示引导弹窗&#xff0c;适用于引导用户使用页面&#xff0c;点击完成后&#xff0c;会显示下一个引导弹窗&#xff0c;直至最后一个引导弹窗完成后进入首页。具体效果可以点击下方视频观看或打开下方…

接口测试中缓存处理策略

在接口测试中&#xff0c;缓存处理策略是一个关键环节&#xff0c;直接影响测试结果的准确性和可靠性。合理的缓存处理策略能够确保测试环境的一致性&#xff0c;避免因缓存数据导致的测试偏差。以下是接口测试中常见的缓存处理策略及其详细说明&#xff1a; 一、缓存处理的核…

龙虎榜——20250610

上证指数放量收阴线&#xff0c;个股多数下跌&#xff0c;盘中受消息影响大幅波动。 深证指数放量收阴线形成顶分型&#xff0c;指数短线有调整的需求&#xff0c;大概需要一两天。 2025年6月10日龙虎榜行业方向分析 1. 金融科技 代表标的&#xff1a;御银股份、雄帝科技 驱动…

观成科技:隐蔽隧道工具Ligolo-ng加密流量分析

1.工具介绍 Ligolo-ng是一款由go编写的高效隧道工具&#xff0c;该工具基于TUN接口实现其功能&#xff0c;利用反向TCP/TLS连接建立一条隐蔽的通信信道&#xff0c;支持使用Let’s Encrypt自动生成证书。Ligolo-ng的通信隐蔽性体现在其支持多种连接方式&#xff0c;适应复杂网…

铭豹扩展坞 USB转网口 突然无法识别解决方法

当 USB 转网口扩展坞在一台笔记本上无法识别,但在其他电脑上正常工作时,问题通常出在笔记本自身或其与扩展坞的兼容性上。以下是系统化的定位思路和排查步骤,帮助你快速找到故障原因: 背景: 一个M-pard(铭豹)扩展坞的网卡突然无法识别了,扩展出来的三个USB接口正常。…

未来机器人的大脑:如何用神经网络模拟器实现更智能的决策?

编辑&#xff1a;陈萍萍的公主一点人工一点智能 未来机器人的大脑&#xff1a;如何用神经网络模拟器实现更智能的决策&#xff1f;RWM通过双自回归机制有效解决了复合误差、部分可观测性和随机动力学等关键挑战&#xff0c;在不依赖领域特定归纳偏见的条件下实现了卓越的预测准…

Linux应用开发之网络套接字编程(实例篇)

服务端与客户端单连接 服务端代码 #include <sys/socket.h> #include <sys/types.h> #include <netinet/in.h> #include <stdio.h> #include <stdlib.h> #include <string.h> #include <arpa/inet.h> #include <pthread.h> …

华为云AI开发平台ModelArts

华为云ModelArts&#xff1a;重塑AI开发流程的“智能引擎”与“创新加速器”&#xff01; 在人工智能浪潮席卷全球的2025年&#xff0c;企业拥抱AI的意愿空前高涨&#xff0c;但技术门槛高、流程复杂、资源投入巨大的现实&#xff0c;却让许多创新构想止步于实验室。数据科学家…

深度学习在微纳光子学中的应用

深度学习在微纳光子学中的主要应用方向 深度学习与微纳光子学的结合主要集中在以下几个方向&#xff1a; 逆向设计 通过神经网络快速预测微纳结构的光学响应&#xff0c;替代传统耗时的数值模拟方法。例如设计超表面、光子晶体等结构。 特征提取与优化 从复杂的光学数据中自…