别再只会点灯了!用FPGA驱动4位数码管做个0-F计数器(附完整Verilog代码)

news2026/5/8 11:44:47
从点灯到实战FPGA驱动4位数码管的0-F计数器全解析刚点亮第一个LED时的兴奋感还记忆犹新吧但FPGA的魔力远不止于此。今天我们要突破Hello World的边界用市面上最常见的FPGA开发板比如小脚丫或黑金系列配合四位八段数码管打造一个能动态显示0-F的实用计数器。这不仅是学习曲线上的自然进阶更是打开仪器仪表开发大门的钥匙——想想看电子秤、温控器、转速表的核心显示模块本质上不都是这个原理吗1. 数码管驱动基础从原理到硬件连接八段数码管本质上就是八个LED的排列组合但要让它们正确显示数字得先搞清楚几个关键概念。市面上常见的数码管有共阴和共阳两种类型它们的驱动逻辑完全相反共阳极数码管所有LED的阳极连接在一起接VCC阴极独立控制。要点亮某段需给对应阴极低电平0共阴极数码管所有LED的阴极连接在一起接GND阳极独立控制。要点亮某段需给对应阳极高电平1四位一体数码管的引脚通常是这样分布的引脚1 - e - 引脚6 引脚2 - d - 引脚4 引脚3 - com3 - 引脚5 引脚4 - c - 引脚9 引脚5 - dp - 引脚10 引脚6 - b - 引脚8 引脚7 - a - 引脚7 引脚8 - com1 - 引脚12 引脚9 - f - 引脚2 引脚10 - g - 引脚3 引脚11 - com2 - 引脚11 引脚12 - com4 - 引脚1提示实际接线前务必用万用表二极管档测试引脚定义不同厂家的排列可能不同段码表是驱动数码管的核心密码本。以共阴数码管为例显示数字0需要点亮a、b、c、d、e、f段对应的8位段码dp,g,f,e,d,c,b,a就是001111110x3F。完整的0-F编码表如下字符二进制段码(dp,g,f,e,d,c,b,a)十六进制值0001111110x3F1000001100x062010110110x5B3010011110x4F4011001100x665011011010x6D6011111010x7D7000001110x078011111110x7F9011011110x6FA011101110x77b011111000x7CC001110010x39d010111100x5EE011110010x79F011100010x712. 系统架构设计模块化思维养成好的FPGA设计就像搭积木每个模块各司其职。我们的计数器系统由三个核心模块组成时钟管理模块(PLL)将板载晶振时钟转换为系统所需的各种频率计数逻辑模块实现秒级计时和0-F循环计数数码管驱动模块处理动态扫描和段码译码module top_counter( input wire clk_25m, // 25MHz主时钟 input wire rst_n, // 低电平复位 output wire [3:0] sel, // 位选信号 output wire [7:0] seg // 段选信号 ); wire clk_1k; // 扫描时钟 wire [15:0] count_val; // 计数值 // 实例化PLL模块 pll_clk u_pll( .clk_in(clk_25m), .clk_out(clk_1k), .locked() ); // 实例化计数器模块 count_logic u_counter( .clk(clk_1k), .rst_n(rst_n), .count_out(count_val) ); // 实例化数码管驱动模块 seg_driver u_seg( .clk(clk_1k), .rst_n(rst_n), .data_in(count_val), .seg_sel(sel), .seg_out(seg) ); endmodule这种分层设计的好处非常明显当需要修改显示逻辑时只需调整seg_driver模块要改变计数频率时也只需修改count_logic模块各模块互不干扰。3. 分时复用技术用最少IO驱动多位数码管直接驱动4位数码管需要8(段选)×4(位选)32个IO口这对大多数FPGA开发板都是奢侈的。分时复用技术让我们用8412个IO就能实现相同效果其核心原理是利用人眼的视觉暂留特性。具体实现步骤如下将4位数码管的同名段选线并联引出8根线到FPGA每位数码管的公共端(com)单独控制以足够快的频率(通常1kHz左右)轮流点亮每一位在点亮某位时送出该位对应的段码// 数码管扫描模块核心代码 always (posedge clk or negedge rst_n) begin if(!rst_n) begin scan_cnt 0; seg_sel 4b1111; // 初始全关闭 end else begin scan_cnt scan_cnt 1; case(scan_cnt[15:14]) // 使用高位bit降低扫描频率 2b00: begin seg_data digit0; // 第一位数码管数据 seg_sel 4b1110; // 只点亮第一位 end 2b01: begin seg_data digit1; seg_sel 4b1101; end 2b10: begin seg_data digit2; seg_sel 4b1011; end 2b11: begin seg_data digit3; seg_sel 4b0111; end endcase end end注意扫描频率不能太低否则会出现闪烁也不能太高可能导致亮度不足。1kHz左右是经验值4. 实战中的坑与解决方案4.1 鬼影现象处理动态扫描时最常见的鬼影问题表现为当显示内容变化时数码管上会出现短暂的错误显示。这通常是由于段选和位选信号变化不同步造成的。解决方法是在切换位选前先关闭所有段选// 改进后的扫描逻辑 always (posedge clk) begin // 先关闭所有段选 seg_data 8h00; #10; // 短暂延时 // 然后切换位选和段选 case(scan_state) 0: begin seg_sel 4b1110; seg_data digit0; end 1: begin seg_sel 4b1101; seg_data digit1; end 2: begin seg_sel 4b1011; seg_data digit2; end 3: begin seg_sel 4b0111; seg_data digit3; end endcase scan_state scan_state 1; end4.2 亮度不均匀问题多位数码管显示时经常会出现某些位特别亮某些位特别暗的情况。这可以通过两种方式解决调整扫描时序给每个位分配不同的点亮时间硬件改进在段选线上串联限流电阻200-1kΩ亮度调节的Verilog实现示例// 带亮度调节的扫描逻辑 reg [7:0] brightness [0:3]; // 每位数码管的亮度值 always (posedge clk) begin if(pwm_cnt brightness[scan_state]) begin seg_data current_digit; end else begin seg_data 8h00; end pwm_cnt pwm_cnt 1; if(pwm_cnt 255) begin scan_state scan_state 1; pwm_cnt 0; end end4.3 计数器设计技巧要让计数器精确实现1秒间隔同时输出0-F的十六进制值可以采用分层计数策略module count_logic( input clk, input rst_n, output reg [15:0] count_out ); reg [24:0] cnt_1s; // 25MHz时钟下需要计数25_000_000次 always (posedge clk or negedge rst_n) begin if(!rst_n) begin cnt_1s 0; count_out 0; end else begin if(cnt_1s 24_999_999) begin // 1秒到 cnt_1s 0; count_out count_out 1; if(count_out[3:0] 4hF) // 0-F循环 count_out[3:0] 0; end else begin cnt_1s cnt_1s 1; end end end endmodule5. 完整工程代码与测试将所有模块整合后我们的顶层设计文件如下timescale 1ns / 1ps module top_counter( input wire clk_25m, input wire rst_n, output wire [3:0] seg_sel, output wire [7:0] seg_data ); wire clk_1k; wire [15:0] count_val; // PLL模块具体实现取决于FPGA型号 clk_wiz_0 u_pll( .clk_in1(clk_25m), .clk_out1(clk_1k), .reset(!rst_n), .locked() ); // 计数逻辑 count_logic u_counter( .clk(clk_1k), .rst_n(rst_n), .count_out(count_val) ); // 数码管驱动 seg_driver u_seg( .clk(clk_1k), .rst_n(rst_n), .data_in(count_val), .seg_sel(seg_sel), .seg_data(seg_data) ); endmodule module count_logic( input clk, input rst_n, output reg [15:0] count_out ); reg [15:0] timer; always (posedge clk or negedge rst_n) begin if(!rst_n) begin timer 0; count_out 0; end else begin if(timer 999) begin // 1kHz时钟下计数1000次1秒 timer 0; count_out count_out 1; if(count_out[3:0] 4hF) count_out[3:0] 0; end else begin timer timer 1; end end end endmodule module seg_driver( input clk, input rst_n, input [15:0] data_in, output reg [3:0] seg_sel, output reg [7:0] seg_data ); reg [1:0] scan_state; reg [7:0] digit [0:3]; reg [7:0] pwm_cnt; // 段码表 parameter [7:0] SEG_TAB [0:15] { 8h3F, 8h06, 8h5B, 8h4F, // 0-3 8h66, 8h6D, 8h7D, 8h07, // 4-7 8h7F, 8h6F, 8h77, 8h7C, // 8-B 8h39, 8h5E, 8h79, 8h71 // C-F }; // 数据拆分 always (*) begin digit[0] SEG_TAB[data_in[3:0]]; // 个位 digit[1] SEG_TAB[data_in[7:4]]; // 十位 digit[2] SEG_TAB[data_in[11:8]]; // 百位 digit[3] SEG_TAB[data_in[15:12]];// 千位 end // 扫描逻辑 always (posedge clk or negedge rst_n) begin if(!rst_n) begin scan_state 0; seg_sel 4b1111; seg_data 8h00; pwm_cnt 0; end else begin pwm_cnt pwm_cnt 1; // 先关闭显示 if(pwm_cnt 0) seg_data 8h00; // PWM亮度控制 else if(pwm_cnt 200) begin case(scan_state) 0: begin seg_sel 4b1110; seg_data digit[0]; end 1: begin seg_sel 4b1101; seg_data digit[1]; end 2: begin seg_sel 4b1011; seg_data digit[2]; end 3: begin seg_sel 4b0111; seg_data digit[3]; end endcase end // 切换位 if(pwm_cnt 255) begin scan_state scan_state 1; if(scan_state 3) scan_state 0; end end end endmodule在Xilinx Vivado或Intel Quartus中创建工程后按照以下步骤测试分配引脚根据开发板原理图生成比特流文件下载到FPGA观察数码管应从0000开始每秒递增显示0000→0001→...→000F→0010...调试时如果遇到问题可以先用SignalTap或ChipScope等工具抓取seg_sel和seg_data信号确认时序是否符合预期。

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/2533179.html

如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!

相关文章

SpringBoot-17-MyBatis动态SQL标签之常用标签

文章目录 1 代码1.1 实体User.java1.2 接口UserMapper.java1.3 映射UserMapper.xml1.3.1 标签if1.3.2 标签if和where1.3.3 标签choose和when和otherwise1.4 UserController.java2 常用动态SQL标签2.1 标签set2.1.1 UserMapper.java2.1.2 UserMapper.xml2.1.3 UserController.ja…

wordpress后台更新后 前端没变化的解决方法

使用siteground主机的wordpress网站,会出现更新了网站内容和修改了php模板文件、js文件、css文件、图片文件后,网站没有变化的情况。 不熟悉siteground主机的新手,遇到这个问题,就很抓狂,明明是哪都没操作错误&#x…

网络编程(Modbus进阶)

思维导图 Modbus RTU(先学一点理论) 概念 Modbus RTU 是工业自动化领域 最广泛应用的串行通信协议,由 Modicon 公司(现施耐德电气)于 1979 年推出。它以 高效率、强健性、易实现的特点成为工业控制系统的通信标准。 包…

UE5 学习系列(二)用户操作界面及介绍

这篇博客是 UE5 学习系列博客的第二篇,在第一篇的基础上展开这篇内容。博客参考的 B 站视频资料和第一篇的链接如下: 【Note】:如果你已经完成安装等操作,可以只执行第一篇博客中 2. 新建一个空白游戏项目 章节操作,重…

IDEA运行Tomcat出现乱码问题解决汇总

最近正值期末周,有很多同学在写期末Java web作业时,运行tomcat出现乱码问题,经过多次解决与研究,我做了如下整理: 原因: IDEA本身编码与tomcat的编码与Windows编码不同导致,Windows 系统控制台…

利用最小二乘法找圆心和半径

#include <iostream> #include <vector> #include <cmath> #include <Eigen/Dense> // 需安装Eigen库用于矩阵运算 // 定义点结构 struct Point { double x, y; Point(double x_, double y_) : x(x_), y(y_) {} }; // 最小二乘法求圆心和半径 …

使用docker在3台服务器上搭建基于redis 6.x的一主两从三台均是哨兵模式

一、环境及版本说明 如果服务器已经安装了docker,则忽略此步骤,如果没有安装,则可以按照一下方式安装: 1. 在线安装(有互联网环境): 请看我这篇文章 传送阵>> 点我查看 2. 离线安装(内网环境):请看我这篇文章 传送阵>> 点我查看 说明&#xff1a;假设每台服务器已…

XML Group端口详解

在XML数据映射过程中&#xff0c;经常需要对数据进行分组聚合操作。例如&#xff0c;当处理包含多个物料明细的XML文件时&#xff0c;可能需要将相同物料号的明细归为一组&#xff0c;或对相同物料号的数量进行求和计算。传统实现方式通常需要编写脚本代码&#xff0c;增加了开…

LBE-LEX系列工业语音播放器|预警播报器|喇叭蜂鸣器的上位机配置操作说明

LBE-LEX系列工业语音播放器|预警播报器|喇叭蜂鸣器专为工业环境精心打造&#xff0c;完美适配AGV和无人叉车。同时&#xff0c;集成以太网与语音合成技术&#xff0c;为各类高级系统&#xff08;如MES、调度系统、库位管理、立库等&#xff09;提供高效便捷的语音交互体验。 L…

(LeetCode 每日一题) 3442. 奇偶频次间的最大差值 I (哈希、字符串)

题目&#xff1a;3442. 奇偶频次间的最大差值 I 思路 &#xff1a;哈希&#xff0c;时间复杂度0(n)。 用哈希表来记录每个字符串中字符的分布情况&#xff0c;哈希表这里用数组即可实现。 C版本&#xff1a; class Solution { public:int maxDifference(string s) {int a[26]…

【大模型RAG】拍照搜题技术架构速览:三层管道、两级检索、兜底大模型

摘要 拍照搜题系统采用“三层管道&#xff08;多模态 OCR → 语义检索 → 答案渲染&#xff09;、两级检索&#xff08;倒排 BM25 向量 HNSW&#xff09;并以大语言模型兜底”的整体框架&#xff1a; 多模态 OCR 层 将题目图片经过超分、去噪、倾斜校正后&#xff0c;分别用…

【Axure高保真原型】引导弹窗

今天和大家中分享引导弹窗的原型模板&#xff0c;载入页面后&#xff0c;会显示引导弹窗&#xff0c;适用于引导用户使用页面&#xff0c;点击完成后&#xff0c;会显示下一个引导弹窗&#xff0c;直至最后一个引导弹窗完成后进入首页。具体效果可以点击下方视频观看或打开下方…

接口测试中缓存处理策略

在接口测试中&#xff0c;缓存处理策略是一个关键环节&#xff0c;直接影响测试结果的准确性和可靠性。合理的缓存处理策略能够确保测试环境的一致性&#xff0c;避免因缓存数据导致的测试偏差。以下是接口测试中常见的缓存处理策略及其详细说明&#xff1a; 一、缓存处理的核…

龙虎榜——20250610

上证指数放量收阴线&#xff0c;个股多数下跌&#xff0c;盘中受消息影响大幅波动。 深证指数放量收阴线形成顶分型&#xff0c;指数短线有调整的需求&#xff0c;大概需要一两天。 2025年6月10日龙虎榜行业方向分析 1. 金融科技 代表标的&#xff1a;御银股份、雄帝科技 驱动…

观成科技:隐蔽隧道工具Ligolo-ng加密流量分析

1.工具介绍 Ligolo-ng是一款由go编写的高效隧道工具&#xff0c;该工具基于TUN接口实现其功能&#xff0c;利用反向TCP/TLS连接建立一条隐蔽的通信信道&#xff0c;支持使用Let’s Encrypt自动生成证书。Ligolo-ng的通信隐蔽性体现在其支持多种连接方式&#xff0c;适应复杂网…

铭豹扩展坞 USB转网口 突然无法识别解决方法

当 USB 转网口扩展坞在一台笔记本上无法识别,但在其他电脑上正常工作时,问题通常出在笔记本自身或其与扩展坞的兼容性上。以下是系统化的定位思路和排查步骤,帮助你快速找到故障原因: 背景: 一个M-pard(铭豹)扩展坞的网卡突然无法识别了,扩展出来的三个USB接口正常。…

未来机器人的大脑:如何用神经网络模拟器实现更智能的决策?

编辑&#xff1a;陈萍萍的公主一点人工一点智能 未来机器人的大脑&#xff1a;如何用神经网络模拟器实现更智能的决策&#xff1f;RWM通过双自回归机制有效解决了复合误差、部分可观测性和随机动力学等关键挑战&#xff0c;在不依赖领域特定归纳偏见的条件下实现了卓越的预测准…

Linux应用开发之网络套接字编程(实例篇)

服务端与客户端单连接 服务端代码 #include <sys/socket.h> #include <sys/types.h> #include <netinet/in.h> #include <stdio.h> #include <stdlib.h> #include <string.h> #include <arpa/inet.h> #include <pthread.h> …

华为云AI开发平台ModelArts

华为云ModelArts&#xff1a;重塑AI开发流程的“智能引擎”与“创新加速器”&#xff01; 在人工智能浪潮席卷全球的2025年&#xff0c;企业拥抱AI的意愿空前高涨&#xff0c;但技术门槛高、流程复杂、资源投入巨大的现实&#xff0c;却让许多创新构想止步于实验室。数据科学家…

深度学习在微纳光子学中的应用

深度学习在微纳光子学中的主要应用方向 深度学习与微纳光子学的结合主要集中在以下几个方向&#xff1a; 逆向设计 通过神经网络快速预测微纳结构的光学响应&#xff0c;替代传统耗时的数值模拟方法。例如设计超表面、光子晶体等结构。 特征提取与优化 从复杂的光学数据中自…