别再只会点灯了!用FPGA驱动4位数码管做个0-F计数器(附完整Verilog代码)
从点灯到实战FPGA驱动4位数码管的0-F计数器全解析刚点亮第一个LED时的兴奋感还记忆犹新吧但FPGA的魔力远不止于此。今天我们要突破Hello World的边界用市面上最常见的FPGA开发板比如小脚丫或黑金系列配合四位八段数码管打造一个能动态显示0-F的实用计数器。这不仅是学习曲线上的自然进阶更是打开仪器仪表开发大门的钥匙——想想看电子秤、温控器、转速表的核心显示模块本质上不都是这个原理吗1. 数码管驱动基础从原理到硬件连接八段数码管本质上就是八个LED的排列组合但要让它们正确显示数字得先搞清楚几个关键概念。市面上常见的数码管有共阴和共阳两种类型它们的驱动逻辑完全相反共阳极数码管所有LED的阳极连接在一起接VCC阴极独立控制。要点亮某段需给对应阴极低电平0共阴极数码管所有LED的阴极连接在一起接GND阳极独立控制。要点亮某段需给对应阳极高电平1四位一体数码管的引脚通常是这样分布的引脚1 - e - 引脚6 引脚2 - d - 引脚4 引脚3 - com3 - 引脚5 引脚4 - c - 引脚9 引脚5 - dp - 引脚10 引脚6 - b - 引脚8 引脚7 - a - 引脚7 引脚8 - com1 - 引脚12 引脚9 - f - 引脚2 引脚10 - g - 引脚3 引脚11 - com2 - 引脚11 引脚12 - com4 - 引脚1提示实际接线前务必用万用表二极管档测试引脚定义不同厂家的排列可能不同段码表是驱动数码管的核心密码本。以共阴数码管为例显示数字0需要点亮a、b、c、d、e、f段对应的8位段码dp,g,f,e,d,c,b,a就是001111110x3F。完整的0-F编码表如下字符二进制段码(dp,g,f,e,d,c,b,a)十六进制值0001111110x3F1000001100x062010110110x5B3010011110x4F4011001100x665011011010x6D6011111010x7D7000001110x078011111110x7F9011011110x6FA011101110x77b011111000x7CC001110010x39d010111100x5EE011110010x79F011100010x712. 系统架构设计模块化思维养成好的FPGA设计就像搭积木每个模块各司其职。我们的计数器系统由三个核心模块组成时钟管理模块(PLL)将板载晶振时钟转换为系统所需的各种频率计数逻辑模块实现秒级计时和0-F循环计数数码管驱动模块处理动态扫描和段码译码module top_counter( input wire clk_25m, // 25MHz主时钟 input wire rst_n, // 低电平复位 output wire [3:0] sel, // 位选信号 output wire [7:0] seg // 段选信号 ); wire clk_1k; // 扫描时钟 wire [15:0] count_val; // 计数值 // 实例化PLL模块 pll_clk u_pll( .clk_in(clk_25m), .clk_out(clk_1k), .locked() ); // 实例化计数器模块 count_logic u_counter( .clk(clk_1k), .rst_n(rst_n), .count_out(count_val) ); // 实例化数码管驱动模块 seg_driver u_seg( .clk(clk_1k), .rst_n(rst_n), .data_in(count_val), .seg_sel(sel), .seg_out(seg) ); endmodule这种分层设计的好处非常明显当需要修改显示逻辑时只需调整seg_driver模块要改变计数频率时也只需修改count_logic模块各模块互不干扰。3. 分时复用技术用最少IO驱动多位数码管直接驱动4位数码管需要8(段选)×4(位选)32个IO口这对大多数FPGA开发板都是奢侈的。分时复用技术让我们用8412个IO就能实现相同效果其核心原理是利用人眼的视觉暂留特性。具体实现步骤如下将4位数码管的同名段选线并联引出8根线到FPGA每位数码管的公共端(com)单独控制以足够快的频率(通常1kHz左右)轮流点亮每一位在点亮某位时送出该位对应的段码// 数码管扫描模块核心代码 always (posedge clk or negedge rst_n) begin if(!rst_n) begin scan_cnt 0; seg_sel 4b1111; // 初始全关闭 end else begin scan_cnt scan_cnt 1; case(scan_cnt[15:14]) // 使用高位bit降低扫描频率 2b00: begin seg_data digit0; // 第一位数码管数据 seg_sel 4b1110; // 只点亮第一位 end 2b01: begin seg_data digit1; seg_sel 4b1101; end 2b10: begin seg_data digit2; seg_sel 4b1011; end 2b11: begin seg_data digit3; seg_sel 4b0111; end endcase end end注意扫描频率不能太低否则会出现闪烁也不能太高可能导致亮度不足。1kHz左右是经验值4. 实战中的坑与解决方案4.1 鬼影现象处理动态扫描时最常见的鬼影问题表现为当显示内容变化时数码管上会出现短暂的错误显示。这通常是由于段选和位选信号变化不同步造成的。解决方法是在切换位选前先关闭所有段选// 改进后的扫描逻辑 always (posedge clk) begin // 先关闭所有段选 seg_data 8h00; #10; // 短暂延时 // 然后切换位选和段选 case(scan_state) 0: begin seg_sel 4b1110; seg_data digit0; end 1: begin seg_sel 4b1101; seg_data digit1; end 2: begin seg_sel 4b1011; seg_data digit2; end 3: begin seg_sel 4b0111; seg_data digit3; end endcase scan_state scan_state 1; end4.2 亮度不均匀问题多位数码管显示时经常会出现某些位特别亮某些位特别暗的情况。这可以通过两种方式解决调整扫描时序给每个位分配不同的点亮时间硬件改进在段选线上串联限流电阻200-1kΩ亮度调节的Verilog实现示例// 带亮度调节的扫描逻辑 reg [7:0] brightness [0:3]; // 每位数码管的亮度值 always (posedge clk) begin if(pwm_cnt brightness[scan_state]) begin seg_data current_digit; end else begin seg_data 8h00; end pwm_cnt pwm_cnt 1; if(pwm_cnt 255) begin scan_state scan_state 1; pwm_cnt 0; end end4.3 计数器设计技巧要让计数器精确实现1秒间隔同时输出0-F的十六进制值可以采用分层计数策略module count_logic( input clk, input rst_n, output reg [15:0] count_out ); reg [24:0] cnt_1s; // 25MHz时钟下需要计数25_000_000次 always (posedge clk or negedge rst_n) begin if(!rst_n) begin cnt_1s 0; count_out 0; end else begin if(cnt_1s 24_999_999) begin // 1秒到 cnt_1s 0; count_out count_out 1; if(count_out[3:0] 4hF) // 0-F循环 count_out[3:0] 0; end else begin cnt_1s cnt_1s 1; end end end endmodule5. 完整工程代码与测试将所有模块整合后我们的顶层设计文件如下timescale 1ns / 1ps module top_counter( input wire clk_25m, input wire rst_n, output wire [3:0] seg_sel, output wire [7:0] seg_data ); wire clk_1k; wire [15:0] count_val; // PLL模块具体实现取决于FPGA型号 clk_wiz_0 u_pll( .clk_in1(clk_25m), .clk_out1(clk_1k), .reset(!rst_n), .locked() ); // 计数逻辑 count_logic u_counter( .clk(clk_1k), .rst_n(rst_n), .count_out(count_val) ); // 数码管驱动 seg_driver u_seg( .clk(clk_1k), .rst_n(rst_n), .data_in(count_val), .seg_sel(seg_sel), .seg_data(seg_data) ); endmodule module count_logic( input clk, input rst_n, output reg [15:0] count_out ); reg [15:0] timer; always (posedge clk or negedge rst_n) begin if(!rst_n) begin timer 0; count_out 0; end else begin if(timer 999) begin // 1kHz时钟下计数1000次1秒 timer 0; count_out count_out 1; if(count_out[3:0] 4hF) count_out[3:0] 0; end else begin timer timer 1; end end end endmodule module seg_driver( input clk, input rst_n, input [15:0] data_in, output reg [3:0] seg_sel, output reg [7:0] seg_data ); reg [1:0] scan_state; reg [7:0] digit [0:3]; reg [7:0] pwm_cnt; // 段码表 parameter [7:0] SEG_TAB [0:15] { 8h3F, 8h06, 8h5B, 8h4F, // 0-3 8h66, 8h6D, 8h7D, 8h07, // 4-7 8h7F, 8h6F, 8h77, 8h7C, // 8-B 8h39, 8h5E, 8h79, 8h71 // C-F }; // 数据拆分 always (*) begin digit[0] SEG_TAB[data_in[3:0]]; // 个位 digit[1] SEG_TAB[data_in[7:4]]; // 十位 digit[2] SEG_TAB[data_in[11:8]]; // 百位 digit[3] SEG_TAB[data_in[15:12]];// 千位 end // 扫描逻辑 always (posedge clk or negedge rst_n) begin if(!rst_n) begin scan_state 0; seg_sel 4b1111; seg_data 8h00; pwm_cnt 0; end else begin pwm_cnt pwm_cnt 1; // 先关闭显示 if(pwm_cnt 0) seg_data 8h00; // PWM亮度控制 else if(pwm_cnt 200) begin case(scan_state) 0: begin seg_sel 4b1110; seg_data digit[0]; end 1: begin seg_sel 4b1101; seg_data digit[1]; end 2: begin seg_sel 4b1011; seg_data digit[2]; end 3: begin seg_sel 4b0111; seg_data digit[3]; end endcase end // 切换位 if(pwm_cnt 255) begin scan_state scan_state 1; if(scan_state 3) scan_state 0; end end end endmodule在Xilinx Vivado或Intel Quartus中创建工程后按照以下步骤测试分配引脚根据开发板原理图生成比特流文件下载到FPGA观察数码管应从0000开始每秒递增显示0000→0001→...→000F→0010...调试时如果遇到问题可以先用SignalTap或ChipScope等工具抓取seg_sel和seg_data信号确认时序是否符合预期。
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/2533179.html
如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!