【Verilog】从零开始:Verilog基础语法全解析

news2026/5/5 19:28:39
1. Verilog基础语法概述第一次接触Verilog时我盯着代码看了半天——这玩意儿既像C语言又像电路图说明书。作为硬件描述语言(HDL)Verilog确实和我们熟悉的软件编程语言不太一样。它最神奇的地方在于你写的每一行代码最终都会变成真实的电路元件。举个例子当你写下assign led key;时EDA工具会帮你生成一根实实在在的导线把按键和LED灯直接连在一起。这种代码即电路的特性让Verilog成为FPGA开发和ASIC设计的重要工具。我刚开始用Xilinx Vivado时看着自己写的代码被综合成门级网表那种感觉就像在玩电子版的乐高积木。2. 基本语法元素2.1 模块定义与端口声明Verilog的世界是由模块(module)搭建的每个模块就像一块积木。这是我早期写的一个LED闪烁模块module blink( input clk_50MHz, // 50MHz时钟输入 input rst_n, // 低电平复位 output reg led // LED输出 ); // 这里写具体实现 endmodule几个注意点模块名要有意义我习惯用功能命名比如uart_tx信号方向除了input/output还有inout双向端口推荐使用_n表示低电平有效信号如rst_n位宽用[n-1:0]格式比如input [7:0] data2.2 标识符与命名规范曾经因为大小写问题debug到凌晨两点——Verilog是区分大小写的DataBus和databus会被当成两个不同信号。这是我的命名习惯模块名小写下划线pwm_controller常量全大写parameter CLK_DIV 10;信号小写下划线wire [15:0] data_out;时钟复位统一用clk/rst_n避免使用关键字命名比如别把模块命名为module或reg。2.3 四种逻辑值Verilog用四种状态描述电路0低电平实际0V1高电平比如3.3Vx未知状态仿真时出现z高阻态三态门在仿真中遇到过x态传播问题一个未初始化的寄存器会导致整个系统状态不确定。所以务必给所有寄存器明确初始值3. 数据类型详解3.1 线网类型(wire)wire就像电路板上的铜箔用于连接各个元件。最常用的场景wire and_result a b; // 组合逻辑连线 assign or_result a | b; // 另一种赋值方式重要特性默认值是z高阻态不能被过程块always/initial赋值可以用于模块端口连接3.2 寄存器类型(reg)reg并不完全对应硬件寄存器它可以表示时序逻辑中的触发器组合逻辑中的中间变量reg [3:0] counter; // 真正的寄存器 always (posedge clk) begin if(!rst_n) counter 0; else counter counter 1; end reg comb_out; // 组合逻辑 always (*) begin comb_out a ^ b; end3.3 参数与常量参数让代码更灵活比如设计可配置的分频器module clk_divider #( parameter DIV_RATIO 10 // 默认分频比 )( input clk_in, output reg clk_out ); reg [7:0] cnt; always (posedge clk_in) begin if(cnt DIV_RATIO-1) begin cnt 0; clk_out ~clk_out; end else begin cnt cnt 1; end end endmodule实例化时可以修改参数clk_divider #(.DIV_RATIO(20)) my_divider(...);4. 运算符与表达式4.1 位运算符Verilog的位运算直接对应硬件门电路wire [3:0] a 4b1010; wire [3:0] b 4b1100; wire [3:0] c ~a; // 按位取反0101 wire [3:0] d a b; // 按位与1000 wire [3:0] e a | b; // 按位或1110 wire [3:0] f a ^ b; // 按位异或01104.2 算术运算符加减乘除在硬件中会综合成不同电路reg [7:0] sum a b; // 8位加法器 reg [15:0] prod a * b;// 硬件乘法器注意除法和取余会消耗大量逻辑资源在FPGA中要慎用。4.3 移位运算移位比乘除法更高效reg [7:0] a 8b1011_0011; wire [7:0] b a 2; // 左移1100_1100 wire [7:0] c a 1; // 逻辑右移0101_1001 wire [7:0] d a 3; // 算术右移1111_0110符号位扩展4.4 拼接与复制拼接运算符{}超实用wire [15:0] word {byte_high, byte_low}; // 拼接字节 wire [31:0] extended {16d0, short_val};// 位扩展 wire [7:0] pattern {8{1b1}}; // 复制111111115. 程序结构5.1 连续赋值(assign)assign最适合简单的组合逻辑assign out sel ? a : b; // 2选1多路器 assign {cout, sum} a b cin; // 全加器5.2 过程块(always)always块是Verilog的核心有两种主要用法组合逻辑敏感列表用*always (*) begin if(en) y a b; else y 0; end时序逻辑时钟触发always (posedge clk or negedge rst_n) begin if(!rst_n) begin cnt 0; end else begin cnt cnt 1; end end5.3 阻塞与非阻塞赋值这是新手最容易踩的坑阻塞赋值()用于组合逻辑顺序执行非阻塞赋值()用于时序逻辑并行执行看这个例子// 错误写法会产生竞争 always (posedge clk) begin a b; b a; // 不能交换a和b的值 end // 正确写法 always (posedge clk) begin a b; b a; // 完美实现寄存器交换 end6. 数字表示方法6.1 四种进制格式Verilog支持灵活的数值表示8b1100_1011 // 二进制下划线增强可读性 16hABCD // 十六进制 24d1000000 // 十进制 8o377 // 八进制6.2 位宽处理规则位宽不匹配时左边位宽 右边高位补0左边位宽 右边高位截断wire [7:0] a 4b1101; // 自动补零0000_1101 wire [3:0] b 8hFF; // 截断11117. 代码风格建议经过多个项目实践我总结出这些经验模块划分每个模块只实现单一功能时钟管理统一使用上升沿触发复位策略异步复位同步释放命名规范信号名体现功能和极性注释要求每个模块头注明功能/作者/修改记录这是我常用的状态机模板module fsm ( input clk, input rst_n, input [1:0] cmd, output reg [3:0] state ); // 状态编码 parameter IDLE 4b0001; parameter RUN 4b0010; parameter DONE 4b0100; // 状态寄存器 always (posedge clk or negedge rst_n) begin if(!rst_n) begin state IDLE; end else begin case(state) IDLE: if(cmd[0]) state RUN; RUN: if(cmd[1]) state DONE; DONE: state IDLE; default: state IDLE; endcase end end endmodule学习Verilog就像学习一门新的思维方式——既要考虑代码逻辑又要想象硬件结构。刚开始可能会不习惯但当你第一次看到自己写的代码在开发板上跑起来时那种成就感绝对值得付出。建议从简单项目入手比如先实现一个PWM控制器再逐步挑战UART、SPI等外设驱动。

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/2504581.html

如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!

相关文章

SpringBoot-17-MyBatis动态SQL标签之常用标签

文章目录 1 代码1.1 实体User.java1.2 接口UserMapper.java1.3 映射UserMapper.xml1.3.1 标签if1.3.2 标签if和where1.3.3 标签choose和when和otherwise1.4 UserController.java2 常用动态SQL标签2.1 标签set2.1.1 UserMapper.java2.1.2 UserMapper.xml2.1.3 UserController.ja…

wordpress后台更新后 前端没变化的解决方法

使用siteground主机的wordpress网站,会出现更新了网站内容和修改了php模板文件、js文件、css文件、图片文件后,网站没有变化的情况。 不熟悉siteground主机的新手,遇到这个问题,就很抓狂,明明是哪都没操作错误&#x…

网络编程(Modbus进阶)

思维导图 Modbus RTU(先学一点理论) 概念 Modbus RTU 是工业自动化领域 最广泛应用的串行通信协议,由 Modicon 公司(现施耐德电气)于 1979 年推出。它以 高效率、强健性、易实现的特点成为工业控制系统的通信标准。 包…

UE5 学习系列(二)用户操作界面及介绍

这篇博客是 UE5 学习系列博客的第二篇,在第一篇的基础上展开这篇内容。博客参考的 B 站视频资料和第一篇的链接如下: 【Note】:如果你已经完成安装等操作,可以只执行第一篇博客中 2. 新建一个空白游戏项目 章节操作,重…

IDEA运行Tomcat出现乱码问题解决汇总

最近正值期末周,有很多同学在写期末Java web作业时,运行tomcat出现乱码问题,经过多次解决与研究,我做了如下整理: 原因: IDEA本身编码与tomcat的编码与Windows编码不同导致,Windows 系统控制台…

利用最小二乘法找圆心和半径

#include <iostream> #include <vector> #include <cmath> #include <Eigen/Dense> // 需安装Eigen库用于矩阵运算 // 定义点结构 struct Point { double x, y; Point(double x_, double y_) : x(x_), y(y_) {} }; // 最小二乘法求圆心和半径 …

使用docker在3台服务器上搭建基于redis 6.x的一主两从三台均是哨兵模式

一、环境及版本说明 如果服务器已经安装了docker,则忽略此步骤,如果没有安装,则可以按照一下方式安装: 1. 在线安装(有互联网环境): 请看我这篇文章 传送阵>> 点我查看 2. 离线安装(内网环境):请看我这篇文章 传送阵>> 点我查看 说明&#xff1a;假设每台服务器已…

XML Group端口详解

在XML数据映射过程中&#xff0c;经常需要对数据进行分组聚合操作。例如&#xff0c;当处理包含多个物料明细的XML文件时&#xff0c;可能需要将相同物料号的明细归为一组&#xff0c;或对相同物料号的数量进行求和计算。传统实现方式通常需要编写脚本代码&#xff0c;增加了开…

LBE-LEX系列工业语音播放器|预警播报器|喇叭蜂鸣器的上位机配置操作说明

LBE-LEX系列工业语音播放器|预警播报器|喇叭蜂鸣器专为工业环境精心打造&#xff0c;完美适配AGV和无人叉车。同时&#xff0c;集成以太网与语音合成技术&#xff0c;为各类高级系统&#xff08;如MES、调度系统、库位管理、立库等&#xff09;提供高效便捷的语音交互体验。 L…

(LeetCode 每日一题) 3442. 奇偶频次间的最大差值 I (哈希、字符串)

题目&#xff1a;3442. 奇偶频次间的最大差值 I 思路 &#xff1a;哈希&#xff0c;时间复杂度0(n)。 用哈希表来记录每个字符串中字符的分布情况&#xff0c;哈希表这里用数组即可实现。 C版本&#xff1a; class Solution { public:int maxDifference(string s) {int a[26]…

【大模型RAG】拍照搜题技术架构速览:三层管道、两级检索、兜底大模型

摘要 拍照搜题系统采用“三层管道&#xff08;多模态 OCR → 语义检索 → 答案渲染&#xff09;、两级检索&#xff08;倒排 BM25 向量 HNSW&#xff09;并以大语言模型兜底”的整体框架&#xff1a; 多模态 OCR 层 将题目图片经过超分、去噪、倾斜校正后&#xff0c;分别用…

【Axure高保真原型】引导弹窗

今天和大家中分享引导弹窗的原型模板&#xff0c;载入页面后&#xff0c;会显示引导弹窗&#xff0c;适用于引导用户使用页面&#xff0c;点击完成后&#xff0c;会显示下一个引导弹窗&#xff0c;直至最后一个引导弹窗完成后进入首页。具体效果可以点击下方视频观看或打开下方…

接口测试中缓存处理策略

在接口测试中&#xff0c;缓存处理策略是一个关键环节&#xff0c;直接影响测试结果的准确性和可靠性。合理的缓存处理策略能够确保测试环境的一致性&#xff0c;避免因缓存数据导致的测试偏差。以下是接口测试中常见的缓存处理策略及其详细说明&#xff1a; 一、缓存处理的核…

龙虎榜——20250610

上证指数放量收阴线&#xff0c;个股多数下跌&#xff0c;盘中受消息影响大幅波动。 深证指数放量收阴线形成顶分型&#xff0c;指数短线有调整的需求&#xff0c;大概需要一两天。 2025年6月10日龙虎榜行业方向分析 1. 金融科技 代表标的&#xff1a;御银股份、雄帝科技 驱动…

观成科技:隐蔽隧道工具Ligolo-ng加密流量分析

1.工具介绍 Ligolo-ng是一款由go编写的高效隧道工具&#xff0c;该工具基于TUN接口实现其功能&#xff0c;利用反向TCP/TLS连接建立一条隐蔽的通信信道&#xff0c;支持使用Let’s Encrypt自动生成证书。Ligolo-ng的通信隐蔽性体现在其支持多种连接方式&#xff0c;适应复杂网…

铭豹扩展坞 USB转网口 突然无法识别解决方法

当 USB 转网口扩展坞在一台笔记本上无法识别,但在其他电脑上正常工作时,问题通常出在笔记本自身或其与扩展坞的兼容性上。以下是系统化的定位思路和排查步骤,帮助你快速找到故障原因: 背景: 一个M-pard(铭豹)扩展坞的网卡突然无法识别了,扩展出来的三个USB接口正常。…

未来机器人的大脑:如何用神经网络模拟器实现更智能的决策?

编辑&#xff1a;陈萍萍的公主一点人工一点智能 未来机器人的大脑&#xff1a;如何用神经网络模拟器实现更智能的决策&#xff1f;RWM通过双自回归机制有效解决了复合误差、部分可观测性和随机动力学等关键挑战&#xff0c;在不依赖领域特定归纳偏见的条件下实现了卓越的预测准…

Linux应用开发之网络套接字编程(实例篇)

服务端与客户端单连接 服务端代码 #include <sys/socket.h> #include <sys/types.h> #include <netinet/in.h> #include <stdio.h> #include <stdlib.h> #include <string.h> #include <arpa/inet.h> #include <pthread.h> …

华为云AI开发平台ModelArts

华为云ModelArts&#xff1a;重塑AI开发流程的“智能引擎”与“创新加速器”&#xff01; 在人工智能浪潮席卷全球的2025年&#xff0c;企业拥抱AI的意愿空前高涨&#xff0c;但技术门槛高、流程复杂、资源投入巨大的现实&#xff0c;却让许多创新构想止步于实验室。数据科学家…

深度学习在微纳光子学中的应用

深度学习在微纳光子学中的主要应用方向 深度学习与微纳光子学的结合主要集中在以下几个方向&#xff1a; 逆向设计 通过神经网络快速预测微纳结构的光学响应&#xff0c;替代传统耗时的数值模拟方法。例如设计超表面、光子晶体等结构。 特征提取与优化 从复杂的光学数据中自…