EPM7256AETC100-10N:Altera MAX 7000A系列CPLD,256宏单元,TQFP-100封装
做数字电路设计的人都遇到过这种尴尬需要几个逻辑门、需要做个地址译码、需要把几个信号拼一下——专门放一颗MCU太浪费用分立门电路又占地方改一版PCB还得等两周。EPM7256AETC100-10N给出的答案很简单把256个宏单元、5000个可用门、84个I/O塞进一颗14×14mm的TQFP-100封装里让你用一颗芯片搞定一堆离散逻辑。它不属于那种“追新”的器件而是一颗在工业控制、通信设备、嵌入式系统里被反复验证过的“逻辑胶水”。核心256个宏单元5000个可用门EPM7256AETC100-10N属于Altera现Intel的MAX 7000A系列是一颗复杂可编程逻辑器件CPLD。它的核心资源是256个宏单元Macrocells——这是CPLD的基本逻辑单元每个宏单元包含一个可编程的与-或阵列和一个可配置的寄存器16个逻辑阵列块LABs——每16个宏单元组成一个LAB结构规整5000个可用门——大致相当于5k门规模的逻辑容量5000个门能做什么足以实现复杂的地址译码逻辑多通道数据缓冲和总线接口状态机和时序控制电路多个独立的功能模块集成换句话说原本需要七八片74系列门电路外加一些胶合逻辑才能完成的功能现在一颗芯片就能搞定。PCB面积小了布板简单了可靠性反而更高了。速度10ns延迟95.2MHz时钟MAX 7000A系列的设计目标之一就是高速。EPM7256AETC100-10N的速度参数传播延迟tPD10ns——从输入到输出的最大延迟意味着组合逻辑路径可以在10ns内完成时钟频率95.2MHz——内部寄存器可以稳定工作在近100MHz频率上限125MHz——部分参数表显示最高可达125MHz10ns的延迟意味着什么如果你做地址译码CPU的地址信号发出后10ns内就能得到片选信号如果你做高速数据采集100MHz的时钟足够处理大多数接口。对于CPLD的应用场景来说这个速度绰绰有余。I/O84个用户引脚TQFP-100封装EPM7256AETC100-10N采用TQFP-100封装尺寸14×14mm引脚间距0.5mm。在这个封装里它提供了84个用户可编程I/O引脚——绝大部分引脚都可以自定义功能JTAG接口——TDI、TMS、TDO、TCK四个引脚用于在线编程和边界扫描测试全局时钟引脚——GCLK、OE等专用信号引脚用于时序优化84个I/O意味着你可以连接大量的外部设备地址总线、数据总线、控制信号、LED指示灯、按键、传感器——基本不用担心引脚不够用。电源与兼容性3.3V供电5V容限输入EPM7256AETC100-10N的工作电压是3.3V范围3V~3.6V但它有一个很实用的特性所有输入引脚都是5V容限的。这意味着可以直接连接5V逻辑的设备比如老式的8051、5V的外设芯片不需要额外的电平转换芯片输出电平是3.3V但大多数5V TTL设备也能可靠识别如果你在做新旧系统对接或者在混合电压系统中做胶合逻辑这个特性很省心。存储与编程EEPROM工艺可重编程100次MAX 7000A系列采用CMOS EEPROM工艺制造存储单元的特点非易失性——断电后配置不丢失上电即工作不需要外部配置芯片可重编程——支持至少100次擦写循环足够开发调试和现场升级ISP支持——在系统编程In-System Programmability通过JTAG接口直接烧录不需要把芯片拆下来这个“即插即用”的特性是CPLD相比FPGA的一个优势。FPGA通常需要外挂配置Flash上电时加载CPLD直接内置了配置存储器上电即工作像一块硬逻辑一样简单。功耗与噪声控制可编程功耗/速度优化MAX 7000A系列有一个很实用的设计可编程的功耗/速度权衡。具体来说每个宏单元可以单独配置为高速模式Turbo Bit on——全速运行功耗较高低功耗模式Turbo Bit off——速度略微降低功耗降低约50%此外输出缓冲器还有可编程的压摆率控制可以降低输出切换时产生的噪声尖峰。这对于EMI敏感的应用来说很关键。可靠性工业级设计与上拉保护EPM7256AETC100-10N是商业级器件工作温度范围0°C到70°C工业级版本后缀为I。虽然不像工业级那样覆盖-40°C但对于室内设备、消费电子、通信设备来说足够用。设计上还有一些保护机制JTAG引脚需要外部上拉/下拉——在PCB设计时TMS、TDI、TCK等引脚通常需要接上拉电阻以确保编程时信号稳定未使用的I/O可以内部上拉——避免悬空引脚产生噪声开发工具MAXPLUS II和QuartusAltera现Intel的开发工具链非常成熟MAXPLUS II——老牌工具界面简洁对MAX7000系列支持最好支持原理图输入和文本输入Quartus II——新一代工具功能更强大同样支持MAX7000系列支持的设计输入方式包括原理图、VHDL、Verilog HDL、AHDLAltera硬件描述语言。对于习惯画电路图的硬件工程师来说原理图输入非常直观对于需要复杂逻辑的HDL更灵活。应用场景地址译码、总线接口、状态机控制基于上述特性EPM7256AETC100-10N适合这些场景地址译码——CPU系统里把高位地址线译码产生片选信号这是CPLD最经典的应用总线接口转换——比如PC104总线到CAN控制器的接口转换替代单片机的方案状态机控制——实现复杂的时序控制逻辑替代多片分立芯片I/O扩展——用少量引脚控制多个外设或者把多个信号合并为一个中断工业控制——PLC的I/O模块、伺服驱动器的控制逻辑通信设备——路由器、交换机的控制平面逻辑与EPM7128的关系EPM7128是MAX7000系列的另一款经典产品宏单元数128个。EPM7256的宏单元数是它的两倍256个封装和引脚兼容性方面两者在相同封装下可以直接替换升级。如果设计时选了EPM7128后来发现逻辑不够用直接换成EPM7256通常不需要改PCB。
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/2478669.html
如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!