基于FPGA的DDS在安路TD和EG4A20BG256上的调试技巧与实战经验(五)
1. 安路TD软件常见编译问题排查指南第一次用安路TD软件编译DDS工程时我遇到了几个典型的编译错误。最常见的就是license报错这个坑我踩过三次。当你看到License expired或者Invalid license提示时别急着重装软件。正确的解决方法是去安路官网下载最新的.lic文件注意要放在TD安装目录下的license文件夹里并且必须重命名为Anlogic.lic。我建议把这个文件备份到云盘因为每次重装系统都得重新配置。另一个头疼的问题是Modelsim仿真报Unresolved reference to glbl错误。这个问题其实很好解决只需要在testbench文件里加上对Anlogic全局模块的引用就行。具体来说对于EG4系列芯片要添加include PH1_PHY_GSR.v这样的语句。我习惯在项目模板里就预先加上这些引用省得每次新建工程都要处理。编译过程中还可能遇到器件型号不匹配的问题。EG4A20BG256这个型号在TD软件里有多个变种选错型号会导致综合失败。我建议在创建工程时直接从下拉菜单选择EG4A20BG256-630这个后缀代表速度等级630是最常用的配置。如果工程是从其他电脑迁移过来的记得检查器件设置是否一致。2. DDS波形仿真异常的处理技巧仿真波形显示不正常是DDS调试中最常见的问题之一。有一次我花了整整两天时间排查一个看似复杂的波形问题最后发现只是显示设置不对。在Modelsim里默认的数字信号显示方式可能无法直观展现DDS输出特性。我的经验是选中数据信号后右键先把Radix设为Unsigned无符号格式再把Format改为Analog(automatic)。这样就能看到平滑的正弦波形了比数字信号直观多了。.mif文件问题也坑过我几次。TD软件对.mif文件的处理有个奇怪的特性必须用保存按钮不能用另存为。我第一次遇到这个问题时生成的.mif文件总是空的后来发现是保存方式不对。现在我都用Python脚本自动生成.mif文件既方便又可靠。这里分享一个简单的生成脚本import numpy as np # 生成正弦波数据 depth 256 width 12 data np.sin(np.linspace(0, 2*np.pi, depth)) * (2**(width-1)-1) data data.astype(int) # 写入.mif文件 with open(sine_wave.mif, w) as f: f.write(DEPTH {};\n.format(depth)) f.write(WIDTH {};\n.format(width)) f.write(ADDRESS_RADIX DEC;\n) f.write(DATA_RADIX DEC;\n) f.write(CONTENT BEGIN\n) for i in range(depth): f.write({}: {};\n.format(i, data[i] if data[i]0 else 2**widthdata[i])) f.write(END;\n)3. 硬件连接与下载问题解决方案烧录程序时遇到找不到硬件的提示十有八九是驱动问题。安路的下载器需要单独安装驱动这个驱动不会随TD软件自动安装。我建议去安路官网下载最新版的驱动包安装后一定要重启电脑。如果还是识别不到可以试试换USB口或者检查下载器指示灯是否正常。EG4A20BG256开发板的JTAG接口设计比较特殊需要注意接线顺序。板子上的JTAG接口是2.54mm间距的10pin插座但实际只用到了其中4根线TCK、TMS、TDI、TDO。我习惯用万用表先确认下载器与板子的连接是否正常特别是GND线一定要接好否则会出现时好时坏的情况。有一次我遇到烧录成功后示波器却看不到波形的情况排查后发现是DA转换器的位数不匹配。EG4A20BG256开发板上的DA芯片是8位的而我的DDS设计输出是12位的。解决方法很简单在顶层模块里把高8位接到DA接口低4位直接舍弃。接线时要特别注意开发板扩展口的引脚定义最好对照原理图逐个确认。4. 系统环境与软件配置的坑最让我抓狂的一次经历是用了360清理垃圾后TD软件突然识别不到开发板了。后来发现是清理工具删除了关键的注册表项。解决方法比较麻烦需要完全卸载TD软件和驱动清理注册表残留然后重新安装。现在我都会在系统备份后再运行这类清理工具。TD软件对中文路径支持不好这点要特别注意。工程路径里不能有中文最好连空格都不要有。我建议建立一个固定的英文工作目录比如D:\FPGA_Projects。同样的工程名和文件名也尽量用英文避免不必要的麻烦。内存不足也会导致综合失败。EG4A20BG256虽然资源不算特别多但综合过程中TD软件的内存占用可能达到2GB以上。如果你的电脑内存较小建议关闭其他程序或者调整TD的综合选项。在Settings - Synthesis里可以尝试降低优化等级来减少内存消耗。5. DDS核心参数调试经验相位累加器位宽的选择很关键。位宽太小会导致频率分辨率不足太大又浪费资源。对于EG4A20BG256我通常使用32位的相位累加器这样在100MHz系统时钟下频率分辨率可以达到0.023Hz完全满足大多数应用需求。实际项目中我会先用MATLAB建模确定参数再移植到FPGA上。波形ROM的优化也很有讲究。EG4A20BG256内置的BRAM资源有限我一般采用四分之一的波形表即90度数据然后通过相位处理生成完整周期。这样可以节省75%的存储资源。具体实现时要注意处理好相位跳变处的数据连续性避免波形畸变。时钟管理是DDS稳定性的关键。EG4A20BG256内置的PLL性能不错但配置时要留足够裕量。我习惯把输出时钟频率设定在目标频率的120%左右这样既保证稳定性又不会过度消耗资源。时钟抖动要控制在1%以内否则会影响输出波形的频谱纯度。6. 性能优化与资源节省技巧EG4A20BG256的DSP资源比较宝贵要合理利用。在实现DDS时我通常会把相位累加和波形查找分开前者用逻辑资源实现后者用DSP块加速。测试表明这种混合架构既能保证速度又节省了DSP资源。对于100MHz以下的DDS应用完全可以不用DSP块。流水线设计能显著提高DDS性能。我在EG4A20BG256上实现了5级流水线的DDS架构系统时钟可以跑到150MHz。关键是要平衡各级流水线的负载避免出现瓶颈。寄存器插入的位置很有讲究我一般会在相位累加后、波形查找前各加一级寄存器。资源复用的技巧也很实用。比如多个DDS通道可以共享同一个相位累加器只需要为每个通道添加独立的相位偏移寄存器。我在一个项目中用这种方法实现了8通道DDS资源占用比独立实现减少了60%以上。当然这会稍微增加设计复杂度需要仔细验证时序。7. 实测数据分析与问题定位用示波器观察DDS输出时要注意设置合适的触发方式。我习惯用边沿触发触发电平设在波形中点。如果看到波形抖动首先要排除测量问题比如探头接触不良或接地不当。确认硬件没问题后再检查FPGA设计中的时钟域交叉问题。频谱分析是评估DDS性能的好方法。我用频谱仪测量时发现EG4A20BG256实现的DDS在100MHz时钟下输出10MHz正弦波的SFDR能达到70dBc左右。这个指标已经相当不错但还有优化空间。通过优化波形ROM的量化方法和增加抖动技术可以进一步提高SFDR。当遇到输出波形失真时我有一套系统的排查方法先检查相位累加器是否溢出正常再验证波形ROM的数据是否正确最后确认DA接口的时序。有一次我发现正弦波顶部有削波原来是DA参考电压设置不对调整后问题就解决了。
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/2460248.html
如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!