三相静止无功发生器SVG并网仿真模型(附说明报告) 仿真带一份与仿真完全对应的31页Word报...
三相静止无功发生器SVG并网仿真模型附说明报告 仿真带一份与仿真完全对应的31页Word报告可结合仿真快速入门学习SVG [1]报告内容原理说明及仿真详细说明和结果分析详细看展示的报告内容 1.基于电压定向的双闭环控制策略直流电压外环电流内环控制 2.分别采用正弦脉宽调制SPWM与SVPWM调制的静止无功发生器对比SVG交流侧输出电流的谐波含量 3.报告结尾附搭建仿真过程的参考文献 [2]主要参数有 负载有功200KW 负载无功100Kvar 电网侧线电压为400V 系统频率50Hz 并网电感为1mH 直流侧电容电压800V 在三相静止无功发生器SVG系统仿真图中主要包括三相电网电压模块、三相对称负载模块、电压型桥式变换器模块、脉宽调制信号发生模块、锁相环PLL模块、变换器控制模块等。搞电力系统的朋友肯定常听SVG这个词这玩意就像电网的智能充电宝专门吞吐无功功率。今天咱们扒开Simulink模型看看这货到底怎么运作的手把手教你搭个能跑的仿真模型顺带聊聊SPWM和SVPWM这两种调制方式到底哪个谐波更小。先说核心——双闭环控制策略。外环稳住直流电压内环控制电流输出听着简单但参数整定绝对是个技术活。来看段控制器的核心代码% 电流内环PI参数 Kp_i 2.5; Ki_i 1500; % 电压外环PI参数 Kp_v 0.05; Ki_v 10;这里有个坑电流环响应速度要比电压环快10倍以上否则系统直接震荡给你看。实测时发现当Ki_i低于1000时直流母线电压就跟过山车似的波动。锁相环PLL是并网的关键模型里用的经典SRF-PLL结构。重点留意这个设置PLL_Bandwidth 2*pi*50; % 带宽设50Hz Damping_Ratio 1; % 阻尼系数要是带宽设太小电网频率突变时PLL会跟踪滞后直接导致输出电流相位偏差。上次有个师弟设成30Hz结果SVG输出电流波形都变形了。三相静止无功发生器SVG并网仿真模型附说明报告 仿真带一份与仿真完全对应的31页Word报告可结合仿真快速入门学习SVG [1]报告内容原理说明及仿真详细说明和结果分析详细看展示的报告内容 1.基于电压定向的双闭环控制策略直流电压外环电流内环控制 2.分别采用正弦脉宽调制SPWM与SVPWM调制的静止无功发生器对比SVG交流侧输出电流的谐波含量 3.报告结尾附搭建仿真过程的参考文献 [2]主要参数有 负载有功200KW 负载无功100Kvar 电网侧线电压为400V 系统频率50Hz 并网电感为1mH 直流侧电容电压800V 在三相静止无功发生器SVG系统仿真图中主要包括三相电网电压模块、三相对称负载模块、电压型桥式变换器模块、脉宽调制信号发生模块、锁相环PLL模块、变换器控制模块等。说到调制方式SPWM和SVPWM的battle必须来一波。在模型里切换两种调制方式时明显看到SVPWM的电流THD低了近3个百分点。看这组实测数据调制方式5次谐波7次谐波THDSPWM4.2%2.8%6.7%SVPWM1.9%1.1%3.4%原理其实简单——SVPWM的电压利用率比SPWM高15%同样开关频率下谐波自然更低。但代价是算法复杂度飙升DSP算力不够的话容易引发中断溢出。最后说说仿真翻车集锦并网电感设成10mH时系统直接发散——电感太大导致电流响应滞后直流电容从800V掉到750V时无功补偿量暴跌20%所以电压外环必须够硬死区时间设2us时电流波形出现明显畸变实测建议0.5-1us模型里有个隐藏技巧在PWM生成模块里加了个载波同步信号能有效避免次谐波震荡。这个细节很多论文都没提但实测能降低约0.8%的THD。完整仿真包含6个关键模块建议先跑通主电路再叠控制层。遇到波形震荡先查这三个点PLL锁相是否准确、电流环带宽是否足够、调制波是否限幅。搞明白这三点SVG仿真基本就拿捏了。
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/2457684.html
如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!