【接口协议】FPGA 驱动 VGA 显示实验(二)实验设计部分

news2026/3/19 23:47:34
目录实验任务实验环境实验设计程序设计VGA 时序模块模块框图仿真波形顶层模块约束文件实验任务利用FPGA驱动VGA实现彩条显示分辨率为800 × 60060Hz分别显示三种颜色。实验环境开发环境vivado 2021.2FPGA 器件ZedBoard实验设计本次实验VGA显示为800 × 60060Hz根据下图的参数可以对相应的参数进行设定。以 800*600/60Hz 为例 这一指标代表刷新频率为 60Hz 分辨率为 800X600。 标准 VGA 显示驱动中刷新频率 60 Hz 即为 1 秒显示 60 幅图像。此外 从上表中可以看出 在该分辨率下行同步信号的同步脉冲是 128 个基准时钟 显示后沿是 88 个基准时钟 显示区域是 800 个基准时钟 显示前沿是 40 个基准时钟 通过相加可以得出一行一共有 1056 个基准时钟。 该分辨率下的场同步信号的同步脉冲是 4 行4*1056 个基准时钟 显示后沿是 23 行23*1056 个基准时钟 显示区域为 600 行600*1056 个基准时钟 显示前沿为 1 行1*1056 个基准时钟 共计 623 行623*1056 个基准时钟 。那么基准时钟又是多少呢 由于 1 秒显示 60 幅图像 所以一幅图像显示的时间是 1/60 秒。 由于一幅图像占用了 623*1056 个基准时钟 则基准时钟周期 1/60 /623*1056 秒 约为 25.3336ns。 因此 基准时钟频率约为 39.476 MHz 在本设计中取 40 M。在这里将两个信号融合在一起解释一下。 每一行的扫描需要行同步信号 且每一行中都具有同步脉冲 a 显示后沿 b 显示时序 c 和显示前沿 d 四个阶段 完成一行扫描后再进入到下一行再次重复同样的四个阶段 这一过程为行同步。 将范围扩大 点动成线即为行 线动成面即为场。 场同步中和行同步一样依旧分为四个阶段 同步脉冲a 显示后沿 b 显示时序 c 和显示前沿 d。 因此就有了上面所示的时序图场同步的单位就为行同步。这也是最终选取的显示区域需要行同步和场同步都处于显示时序 c 中的原因。 试想一下 如果行同步处于显示脉冲 c 的位置 但是场同步还处于同步脉冲 a 的位置 在这一状态下无法完成图像的显示。 同理 如果场同步处于显示脉冲 c 的位置 但是行同步处于同步脉冲 a 的位置 也同样无法显示图像。 这是一个包含与被包含的关系 在场同步脉冲 c 位置的时候 包含了很多个时序四个脉冲的行同步 而只有在行同步中也处于同步脉冲 c 的位置时才可以真正显示图像。将参行时序和列时序的参数进行申明并定义两个计数器分别计数行和列。并在正确的计数值显示图像信息根据时序要求必须在行和列都处于显示区域才可以输出图像显示也就是出去了同步脉冲部分这个部分是在扫描一行后切换到下一行的时间因此这段时间是不输出图像的。程序设计VGA 时序模块/*~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~*/ /*~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~*/ // Author : Linest-5 // File : vga_800_600.v // Create : 2022-10-04 10:08:05 // Revise : 2022-10-04 11:10:17 // Module Name : vga_800_600 // Description : vga输出分辨率为800*60060HZ俄罗斯国旗 // Editor : sublime text3, tab size (4) /*~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~*/ /*~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~*/ module vga_800_600( input clk, //40MHz input rst, //复位信号高有效 output reg hsync, //行同步信号 output reg vsync, //场同步信号 output reg [23:0] vga_data //VGA输出 ); /*~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~*/ /* Parameters Signals */ /*~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~*/ parameter H_SYNC_PULSE d128; //行同步脉冲 parameter H_BACK_PORCH d88; //行显示后沿 parameter H_DISPLAY d800; //行显示区域 parameter H_FRONT_PORCH d40; //行显示前沿 parameter H_FRAME_LEN d1056; //行帧长 parameter V_SYNC_PULSE d4; //场同步脉冲 parameter V_BACK_PORCH d23; //场显示后沿 parameter V_DISPLAY d600; //场显示区域 parameter V_FRONT_PORCH d1; //场显示前沿 parameter V_FRAME_LEN d628; //场帧长 reg [11:0] hsync_cnt; wire add_hsync_cnt; wire end_hsync_cnt; reg [11:0] vsync_cnt; wire add_vsync_cnt; wire end_vsync_cnt; /*~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~*/ /* Main Code */ /*~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~*/ //行帧长计数 always (posedge clk or posedge rst) begin if (rst) begin hsync_cnt d0; end else if (add_hsync_cnt end_hsync_cnt) begin hsync_cnt d0; end else if (add_hsync_cnt) begin hsync_cnt hsync_cnt d1; end else begin hsync_cnt hsync_cnt; end end assign add_hsync_cnt d1; assign end_hsync_cnt add_hsync_cnt (hsync_cnt (H_FRAME_LEN - 1)); //场帧长计数 always (posedge clk or posedge rst) begin if (rst) begin vsync_cnt d0; end else if (add_vsync_cnt end_vsync_cnt) begin vsync_cnt d0; end else if (add_vsync_cnt) begin vsync_cnt vsync_cnt d1; end else begin vsync_cnt vsync_cnt; end end assign add_vsync_cnt end_hsync_cnt; assign end_vsync_cnt add_vsync_cnt (vsync_cnt (V_FRAME_LEN - 1)); //行同步信号 always (posedge clk or posedge rst) begin if (rst) begin hsync d0; end else if (hsync_cnt d0 (hsync_cnt (H_SYNC_PULSE - 2))) begin hsync d0; end else begin hsync d1; end end //场同步信号 always (posedge clk or posedge rst) begin if (rst) begin vsync d0; end else if (vsync_cnt d0 (vsync_cnt (V_SYNC_PULSE - 2))) begin vsync d0; end else begin vsync d1; end end //VGA输出信号 always (posedge clk or posedge rst) begin if (rst) begin vga_data d0; //BLACK end else if ((hsync_cnt d215) (hsync_cnt d1014) (vsync_cnt d26) (vsync_cnt d225)) begin vga_data 24hffffff; //white end else if ((hsync_cnt d215) (hsync_cnt d1014) (vsync_cnt d226) (vsync_cnt d425)) begin vga_data 24h0000ff; //BLUE end else if ((hsync_cnt d215) (hsync_cnt d1014) (vsync_cnt d426) (vsync_cnt d625)) begin vga_data 24hff0000; //RED end else begin vga_data d0; //BLACK end end endmodule模块框图仿真波形可以看到当行计数每完成依次行帧长计数场计数加1由于计数值过大无法展开细看。顶层模块顶层模块的作用是例化VGA时序模块以及PLL时钟模块因为这里VGA所需时钟为40MHz而板卡上的时钟为100MHz因此需要例化锁相环将时钟分频到40MHz。最后因为VGA输出引脚为RGB三种各4个因此需要将VGA时序模块输出的8位信号截取4位输出。完整代码/*~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~*/ /*~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~*/ // Author : Linest-5 // File : vga_top.v // Create : 2022-10-05 19:01:03 // Revise : 2022-10-05 20:32:00 // Module Name : // Description : // Editor : sublime text3, tab size (4) /*~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~*/ /*~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~*/ module vga_top( input clk_in, input rst, output hsync, output vsync, output [3:0] rgb_red, output [3:0] rgb_green, output [3:0] rgb_blue ); wire clk; wire [23:0] vga_data; assign rgb_red vga_data[23:20]; assign rgb_green vga_data[15:12]; assign rgb_blue vga_data[7:4]; vga_800_600 inst_vga_800_600 ( .clk (clk), .rst (rst), .hsync (hsync), .vsync (vsync), .vga_data (vga_data) ); vga_clk_40m vga_clk_inst ( // Clock out ports .clk_out1(clk), // output clk_out1 // Clock in ports .clk_in1(clk_in) // input clk_in1 ); endmodule约束文件对着原理图进行绑定即可可以手动约束也可以自己写约束文件。set_property PACKAGE_PIN V18 [get_ports {rgb_red[3]}] set_property PACKAGE_PIN V19 [get_ports {rgb_red[2]}] set_property PACKAGE_PIN V20 [get_ports {rgb_red[0]}] set_property PACKAGE_PIN U20 [get_ports {rgb_red[1]}] set_property PACKAGE_PIN AB22 [get_ports {rgb_green[0]}] set_property PACKAGE_PIN AA22 [get_ports {rgb_green[1]}] set_property PACKAGE_PIN AB21 [get_ports {rgb_green[2]}] set_property PACKAGE_PIN AA21 [get_ports {rgb_green[3]}] set_property PACKAGE_PIN Y21 [get_ports {rgb_blue[0]}] set_property PACKAGE_PIN Y20 [get_ports {rgb_blue[1]}] set_property PACKAGE_PIN AB20 [get_ports {rgb_blue[2]}] set_property PACKAGE_PIN AB19 [get_ports {rgb_blue[3]}] set_property PACKAGE_PIN AA19 [get_ports hsync] set_property PACKAGE_PIN Y19 [get_ports vsync] set_property PACKAGE_PIN Y9 [get_ports clk_in] set_property PACKAGE_PIN T18 [get_ports rst] set_property IOSTANDARD LVCMOS33 [get_ports {rgb_blue[3]}] set_property IOSTANDARD LVCMOS33 [get_ports {rgb_blue[2]}] set_property IOSTANDARD LVCMOS33 [get_ports {rgb_blue[1]}] set_property IOSTANDARD LVCMOS33 [get_ports {rgb_blue[0]}] set_property IOSTANDARD LVCMOS33 [get_ports {rgb_green[3]}] set_property IOSTANDARD LVCMOS33 [get_ports {rgb_green[2]}] set_property IOSTANDARD LVCMOS33 [get_ports {rgb_green[1]}] set_property IOSTANDARD LVCMOS33 [get_ports {rgb_green[0]}] set_property IOSTANDARD LVCMOS33 [get_ports {rgb_red[3]}] set_property IOSTANDARD LVCMOS33 [get_ports {rgb_red[2]}] set_property IOSTANDARD LVCMOS33 [get_ports {rgb_red[1]}] set_property IOSTANDARD LVCMOS33 [get_ports {rgb_red[0]}] set_property IOSTANDARD LVCMOS33 [get_ports clk_in] set_property IOSTANDARD LVCMOS33 [get_ports hsync] set_property IOSTANDARD LVCMOS33 [get_ports rst] set_property IOSTANDARD LVCMOS33 [get_ports vsync]最后生成比特流文件下载至板卡用VGA线将FPGA和显示屏相连接即可看到以下效果俄罗斯国旗~。

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/2423948.html

如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!

相关文章

SpringBoot-17-MyBatis动态SQL标签之常用标签

文章目录 1 代码1.1 实体User.java1.2 接口UserMapper.java1.3 映射UserMapper.xml1.3.1 标签if1.3.2 标签if和where1.3.3 标签choose和when和otherwise1.4 UserController.java2 常用动态SQL标签2.1 标签set2.1.1 UserMapper.java2.1.2 UserMapper.xml2.1.3 UserController.ja…

wordpress后台更新后 前端没变化的解决方法

使用siteground主机的wordpress网站,会出现更新了网站内容和修改了php模板文件、js文件、css文件、图片文件后,网站没有变化的情况。 不熟悉siteground主机的新手,遇到这个问题,就很抓狂,明明是哪都没操作错误&#x…

网络编程(Modbus进阶)

思维导图 Modbus RTU(先学一点理论) 概念 Modbus RTU 是工业自动化领域 最广泛应用的串行通信协议,由 Modicon 公司(现施耐德电气)于 1979 年推出。它以 高效率、强健性、易实现的特点成为工业控制系统的通信标准。 包…

UE5 学习系列(二)用户操作界面及介绍

这篇博客是 UE5 学习系列博客的第二篇,在第一篇的基础上展开这篇内容。博客参考的 B 站视频资料和第一篇的链接如下: 【Note】:如果你已经完成安装等操作,可以只执行第一篇博客中 2. 新建一个空白游戏项目 章节操作,重…

IDEA运行Tomcat出现乱码问题解决汇总

最近正值期末周,有很多同学在写期末Java web作业时,运行tomcat出现乱码问题,经过多次解决与研究,我做了如下整理: 原因: IDEA本身编码与tomcat的编码与Windows编码不同导致,Windows 系统控制台…

利用最小二乘法找圆心和半径

#include <iostream> #include <vector> #include <cmath> #include <Eigen/Dense> // 需安装Eigen库用于矩阵运算 // 定义点结构 struct Point { double x, y; Point(double x_, double y_) : x(x_), y(y_) {} }; // 最小二乘法求圆心和半径 …

使用docker在3台服务器上搭建基于redis 6.x的一主两从三台均是哨兵模式

一、环境及版本说明 如果服务器已经安装了docker,则忽略此步骤,如果没有安装,则可以按照一下方式安装: 1. 在线安装(有互联网环境): 请看我这篇文章 传送阵>> 点我查看 2. 离线安装(内网环境):请看我这篇文章 传送阵>> 点我查看 说明&#xff1a;假设每台服务器已…

XML Group端口详解

在XML数据映射过程中&#xff0c;经常需要对数据进行分组聚合操作。例如&#xff0c;当处理包含多个物料明细的XML文件时&#xff0c;可能需要将相同物料号的明细归为一组&#xff0c;或对相同物料号的数量进行求和计算。传统实现方式通常需要编写脚本代码&#xff0c;增加了开…

LBE-LEX系列工业语音播放器|预警播报器|喇叭蜂鸣器的上位机配置操作说明

LBE-LEX系列工业语音播放器|预警播报器|喇叭蜂鸣器专为工业环境精心打造&#xff0c;完美适配AGV和无人叉车。同时&#xff0c;集成以太网与语音合成技术&#xff0c;为各类高级系统&#xff08;如MES、调度系统、库位管理、立库等&#xff09;提供高效便捷的语音交互体验。 L…

(LeetCode 每日一题) 3442. 奇偶频次间的最大差值 I (哈希、字符串)

题目&#xff1a;3442. 奇偶频次间的最大差值 I 思路 &#xff1a;哈希&#xff0c;时间复杂度0(n)。 用哈希表来记录每个字符串中字符的分布情况&#xff0c;哈希表这里用数组即可实现。 C版本&#xff1a; class Solution { public:int maxDifference(string s) {int a[26]…

【大模型RAG】拍照搜题技术架构速览:三层管道、两级检索、兜底大模型

摘要 拍照搜题系统采用“三层管道&#xff08;多模态 OCR → 语义检索 → 答案渲染&#xff09;、两级检索&#xff08;倒排 BM25 向量 HNSW&#xff09;并以大语言模型兜底”的整体框架&#xff1a; 多模态 OCR 层 将题目图片经过超分、去噪、倾斜校正后&#xff0c;分别用…

【Axure高保真原型】引导弹窗

今天和大家中分享引导弹窗的原型模板&#xff0c;载入页面后&#xff0c;会显示引导弹窗&#xff0c;适用于引导用户使用页面&#xff0c;点击完成后&#xff0c;会显示下一个引导弹窗&#xff0c;直至最后一个引导弹窗完成后进入首页。具体效果可以点击下方视频观看或打开下方…

接口测试中缓存处理策略

在接口测试中&#xff0c;缓存处理策略是一个关键环节&#xff0c;直接影响测试结果的准确性和可靠性。合理的缓存处理策略能够确保测试环境的一致性&#xff0c;避免因缓存数据导致的测试偏差。以下是接口测试中常见的缓存处理策略及其详细说明&#xff1a; 一、缓存处理的核…

龙虎榜——20250610

上证指数放量收阴线&#xff0c;个股多数下跌&#xff0c;盘中受消息影响大幅波动。 深证指数放量收阴线形成顶分型&#xff0c;指数短线有调整的需求&#xff0c;大概需要一两天。 2025年6月10日龙虎榜行业方向分析 1. 金融科技 代表标的&#xff1a;御银股份、雄帝科技 驱动…

观成科技:隐蔽隧道工具Ligolo-ng加密流量分析

1.工具介绍 Ligolo-ng是一款由go编写的高效隧道工具&#xff0c;该工具基于TUN接口实现其功能&#xff0c;利用反向TCP/TLS连接建立一条隐蔽的通信信道&#xff0c;支持使用Let’s Encrypt自动生成证书。Ligolo-ng的通信隐蔽性体现在其支持多种连接方式&#xff0c;适应复杂网…

铭豹扩展坞 USB转网口 突然无法识别解决方法

当 USB 转网口扩展坞在一台笔记本上无法识别,但在其他电脑上正常工作时,问题通常出在笔记本自身或其与扩展坞的兼容性上。以下是系统化的定位思路和排查步骤,帮助你快速找到故障原因: 背景: 一个M-pard(铭豹)扩展坞的网卡突然无法识别了,扩展出来的三个USB接口正常。…

未来机器人的大脑:如何用神经网络模拟器实现更智能的决策?

编辑&#xff1a;陈萍萍的公主一点人工一点智能 未来机器人的大脑&#xff1a;如何用神经网络模拟器实现更智能的决策&#xff1f;RWM通过双自回归机制有效解决了复合误差、部分可观测性和随机动力学等关键挑战&#xff0c;在不依赖领域特定归纳偏见的条件下实现了卓越的预测准…

Linux应用开发之网络套接字编程(实例篇)

服务端与客户端单连接 服务端代码 #include <sys/socket.h> #include <sys/types.h> #include <netinet/in.h> #include <stdio.h> #include <stdlib.h> #include <string.h> #include <arpa/inet.h> #include <pthread.h> …

华为云AI开发平台ModelArts

华为云ModelArts&#xff1a;重塑AI开发流程的“智能引擎”与“创新加速器”&#xff01; 在人工智能浪潮席卷全球的2025年&#xff0c;企业拥抱AI的意愿空前高涨&#xff0c;但技术门槛高、流程复杂、资源投入巨大的现实&#xff0c;却让许多创新构想止步于实验室。数据科学家…

深度学习在微纳光子学中的应用

深度学习在微纳光子学中的主要应用方向 深度学习与微纳光子学的结合主要集中在以下几个方向&#xff1a; 逆向设计 通过神经网络快速预测微纳结构的光学响应&#xff0c;替代传统耗时的数值模拟方法。例如设计超表面、光子晶体等结构。 特征提取与优化 从复杂的光学数据中自…