Tower I3C Host Adapter 使用范例 (20)
Easyi3C是一家领先的嵌入式系统工具供应商可简化各种通信协议的开发和调试。公司提供一系列产品旨在帮助工程师和开发人员更高效地使用I3C、I2C等协议。基于Tower I3C Host Adapter 测试DDR5 RCD (4)一 DDR5 RCD I3C背景介绍在高性能计算和服务器领域DDR5 RCD和I3C 总线是确保数据中心能够承载海量内存容量和极高传输速率的核心技术。简单来说如果把服务器内存RDIMM比作一个繁忙的高铁站RCD 就是那个指挥调度的“总调度室”而 I3C 则是连接各个监控和管理单元的“超高速内线电话”。1. DDR5 RCD (Register Clock Driver) 背景在服务器中为了增加内存容量通常会在一个通道上挂载大量的内存颗粒DRAM。但这会带来一个物理挑战信号负载过重导致电信号衰减和时序紊乱。核心作用信号重定时与缓冲RCD 位于内存条RDIMM的中心。它的任务是接收来自 CPU 内存控制器的指令和地址信号进行“整形”和“放大”后再分发给内存条上的各个 DRAM 颗粒。减轻电荷负载对 CPU 而言它只需要面对一个 RCD而不是几十个 DRAM 颗粒这极大地提高了系统的信号完整性。DDR5 的进化相比 DDR4DDR5 RCD 引入了更复杂的决策逻辑支持更高的频率从 4800MT/s 起步向 8400MT/s 迈进并配合双通道架构提升了带宽效率。2. I3C 协议背景在 DDR4 时代内存条的辅助管理如读取温度传感器、SPD 配置信息主要依靠老旧的I2C或SMBus。但随着技术发展I2C 已经成为了瓶颈速度太慢最高只有 1MHz 左右。功耗较高采用上拉电阻的开漏电路。缺乏带内中断无法主动、快速地向 CPU 报告紧急错误。为什么 DDR5 引入 I3CMIPI I3C (Improved Inter-Integrated Circuit) 是一种向后兼容 I2C 的新一代总线协议被 JEDEC 组织选定为 DDR5 的边带管理标准。极速响应速率提升至 12.5MHz读取 SPD配置信息或温控数据的速度提升了十几倍。带内中断 (IBI)当内存条过热或电压异常时RCD 或集成的传感器可以通过 I3C 总线“主动打断”系统报告故障而不需要 CPU 不断轮询。更节能采用推挽输出Push-Pull大幅降低了在高频通讯下的功耗。3. RCD 与 I3C 的协同工作在 DDR5 内存模组上RCD 不仅仅负责数据信号它还集成了I3C Hub (或作为从设备)。特性旧方案 (DDR4)新方案 (DDR5)控制总线I2C / SMBusI3C Basic典型带宽100kbps - 1Mbps高达 12.5Mbps管理重心外部控制器轮询RCD 配合 I3C 实时监控组件协作散乱的传感器RCD、PMIC电源管理、SPD Hub 通过 I3C 联动4. 写入协议Write ProtocolDDR5 RCD 的I3C写入操作通常采用Write DWord, Write Byte, Write Word。I3C协议支持的格式比较复杂按照JEDEC Spec需要支持下面的格式5. 读取协议Read ProtocolDDR5 RCD 的I3C读取操作通常采用Block Mode模式包含PEC Disabled活着PEC Enabled。按照JEDEC Spec需要支持下面的格式接下来我们将详细介绍如何利用Tower I3C Host Adapter测试RCD的I3C。
本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/2419570.html
如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!