简易CPU设计入门:内存读写(二)

news2026/3/16 16:40:41
专栏导航上一篇简易CPU设计入门内存读写一专栏目录下一篇简易CPU设计入门内存读写三项目代码下载请大家首先准备好本项目所用的源代码。如果已经下载了那就不用重复下载了。如果还没有下载那么请大家点击下方链接来了解下载本项目的CPU源代码的方法。CSDN文章下载本项目代码上述链接为本项目所依据的版本。在讲解过程中我还时不时地发现自己在讲解与注释上的一些个错误。有时我还会添加一点新的资料。在这里我将动态更新的代码版本发在下面的链接中。Gitee项目简易CPU设计入门项目代码:讲课的时候我主要依据的是CSDN文章链接。然后呢如果你为了获得我的最近更新的版本那就请在Gitee项目链接里下载代码。准备好了项目源代码以后我们接着去讲解。本节前言在上一节我是讲解了【rw_ram】模块的端口声明与变量声明的部分。本节我来将内存写操作。本节的代码主要位于【...cpu_me01\code\Ctrl_Center\】路径里面所所涉及的代码文件主要是【rw_ram.v】和【ctrl_center.v】。一. 内部控制信号图1控制中心模块的注释代码/********************************************* ctrl_sig_inner[0]:register write enable寄存器写使能 ctrl_sig_inner[1]:register read enable寄存器读使能 ctrl_sig_inner[2]:random memory write ebable内存写使能 ctrl_sig_inner[3]:random memory read enable内存读使能 ctrl_sig_inner[4]:Arithmetic and Logic calculate算术逻辑运算 ctrl_sig_inner[5]:reserve保留 ctrl_sig_inner[6]:reserve保留 ctrl_sig_inner[7]:reserve保留 ctrl_sig_inner[8]:reserve保留 ctrl_sig_inner[9]:reserve保留 ctrl_sig_inner[10]:reserve保留 ctrl_sig_inner[11]:reserve保留 ctrl_sig_inner[12]:reserve保留 ctrl_sig_inner[13]:reserve保留 ctrl_sig_inner[14]:reserve保留 ctrl_sig_inner[15]:reserve保留 还有一种运算叫做读取立即数将立即数放入内部寄存器。 此运算不需要通过内部信号的参与。 ************************************************/在图1中我们着重看40行的代码。它的意思是说当内部控制信号总线的位2为1其它位都是0的时候它代表的是控制中心发布了内存写使能信号。接下来呢我们来看一看。当检测到有效的内存写使能信号以后都有哪些变化。二. write_time 与 wr_en图2内存读写模块的代码从图2可以看到write_time属于是这样的一种类型的变量。平时的时候它是0值。只有在满足特定的条件的时候它才变为高电平。这个特定的条件就是内部控制信号总线【ctrl_sig_inner】的位2为1。当内部控制信号总线【ctrl_sig_inner】的位2为1时代表着控制中心发布了内存写使能信号。这个内部控制总线上的内存写使能信号仅仅是维持一个时钟周期随后内部控制总线将会处于高阻态状态。所以呢在这里【write_time】维持高电平状态的时间也是只有一个时钟周期。其余时间它都是0值。我们再来看一看【wr_en】的逻辑。图3从图3可以看出【wr_en】的逻辑是当检测到【write_time】为1的时候【wr_en】被非阻塞赋值为1其余时间为0值。由于write_time仅维持一个时钟周期的高电平所以呢【wr_en】的高电平时间也仅仅维持一个时钟周期。三. 内部地址信号与内部数据信号的缓存图4在图4里面我们本节仅仅关注红色框线所示的部分的代码。从图4的红色框线的代码部分来看在系统复位信号为低电平有效时也就是在系统复位的时候地址缓存变量【addr_buf】与数据缓存变量【data_buf】被非阻塞赋值为0值。而在平时没有特殊条件的时候【addr_buf】与【data_buf】会保持它的现有值不变。而在内部控制信号总线变量【ctrl_sig_inner】的位2为1时也就是控制中心发布了内存写使能信号的时候【addr_buf】会缓存内部地址信号总线变量【addr_sig_inner】的值【data_buf】会缓存内部数据信号总线变量【data_sig_inner】的值。也就是说【addr_buf】与【data_buf】的逻辑是系统复位时它俩都被赋予0值。接下来呢在不考虑其它条件的情况下每次内部控制信号总线变量【ctrl_sig_inner】的位2为1时这两个缓存变量都来缓存一次对应的内部地址总线变量与内部数据信号总线变量的值。然后呢平常的时候保持原值不变直到再次检测到内部控制信号总线变量【ctrl_sig_inner】的位2为1时再将【addr_buf】与【data_buf】非阻塞赋值为新的对应的内部地址信号总线变量与内部数据信号总线的值。四. 内存读写模块里面对 RAM IP 核的实例化代码图5图5展示的是 RAM IP 核的实例化代码。对于 RAM IP 核的生成方法我们本节不去细讲。想要了解本项目所使用的 RAM IP 核的生成方法与参数配置请参考下述链接所示的文章。调用IP核生成指令内存点击了链接以后请找到第二分节在二号分节里面查看生成方法与参数配置。。在确保你已经了解了本项目的 RAM IP 核的生成方法以后你可以接着看下面的讲解。从图5的133行可以看到我们的【rw_ram】模块所实例化的模块和模块名分别为【ram_256x16】和【ram_256x16_inst】。模块名中的【256x16】表示说这个 RAM IP 核包含了256个内存单元每个内存单元是16位也就是2字节。接下来是信号连接部分。对于内存写操作来说我们需要使用的信号连接位于134行135行136行137行和139行。在134行里面我们可以看到在 RAM IP 内部使用的复位信号的名称为【aclr】。它的英文全名是【asynchronous clear】。不过呢这个 RAM IP 核里面的复位信号它并不是低电平有效的而是高电平有效。而我们的【rw_ram】模块的系统复位信号【sys_rst_n】是低电平有效的。所以呢为了使连接到 RAM IP 核的异步复位信号能够正确地发挥作用我们需要将【rw_ram】模块的系统复位信号【sys_rst_n】取反以后再连接到 RAM IP 核内部的【aclr】信号上。第136行我们将【rw_ram】模块的系统时钟信号【sys_clk】连接到 RAM IP 核内部的【clock】信号上。以上两个信号的连接是系统时钟与系统复位信号与 RAM IP 核的内部信号的连接方法。对于内存写操作来说真正起作用的是写使能信号【wr_en】待写数据【data_buf】与地址信号【addr_buf】。我们需要将待写数据【data_buf】的值写入地址为【addr_buf】的内存单元中。开启写入操作的时机是写使能信号【wr_en】为有效的高电平。在这里操作时序就起到作用了。我们回顾一下这些个变量是怎样的时序变化。当某一个时钟上升沿来临时若是检测到内部控制信号总线变量的位2为1时表明控制中心发布了内存写使能信号。这个时候在非阻塞赋值阶段将内部地址信号总线变量【addr_sig_inner】的值缓存到【addr_buf】里面将内部数据信号总线变量【data_sig_inner】的值缓存到【data_buf】里面。缓存了待写数据与待写地址信号以后【addr_buf】与【data_buf】又分别在图5的135行与137行与 RAM IP 核的内部信号连接了起来。而系统时钟与系统复位信号早就连接到 RAM IP 核上了。此时有了待写数据与待写地址所差的就只剩下一个写使能信号了。我们假定当系统检测到【ctrl_sig_inner[2] 1】条件满足的时候所在的时钟跳变沿为0号时钟上升沿。根据图2的代码在0号上升沿之后的非阻塞赋值阶段【write_time】被非阻塞赋值为1。然后呢在1号时钟上升沿的时候系统会检测到【write_time 1】条件满足。在1号上升沿之后的非阻塞赋值阶段根据图3的代码我们知道【wr_en】被非阻塞赋值为1。在2号时钟上升沿的时候系统会检测到【wr_en 1】条件满足。2号时钟上升沿使用的时钟信号为系统时钟信号【sys_clk】。而 RAM IP 核使用的时钟信号是由系统时钟信号【sys_clk】连接过去的。也就是RAM IP 核使用的时钟信号也是系统时钟信号【sys_clk】。在图5的139行我们看到【rw_ram】模块的【wr_en】变量被连接到了 RAM IP 核的【wren】信号上。【rw_ram】模块与 RAM IP 核使用相同的时钟信号都使用了系统时钟【sys_clk】的节奏变化。而【rw_ram】模块的【wr_en】信号与 RAM IP 核的【wren】信号相连。这样当在【rw_ram】模块中在2号时钟上升沿里面系统检测到【wr_en】信号为1的时候此时在 RAM IP 核里面也会同时检测到内部的写使能信号【wren】变量为1。当 RAM IP 核检测到内部的写使能信号为高电平的时候就根据待写数据【data】与待写地址【address】进行 ram 写操作了将【data】写入【address】地址单元中。五. 发布完成信号给控制中心在2号时钟上升沿时系统会检测到【wr_en】为1这个时候RAM IP 核就会开始进行内存写操作了。正常的话应该是说在3号时钟上升沿时内存写操作完成。不过由于内存写操作并不需要从 RAM 中接收数据。我们可以在2号时钟上升沿时向控制中心发布完成信号。具体地要怎么来发布呢我们先来看一看【write_time_d1】信号。其实从名字上大家应该可以猜到它是一个节拍变量比【write_time】延后一个时钟周期。我们来看看下面的代码。图6从图6里面看【write_time_d1】确实是比【write_time】延后一个时钟周期的节拍变量。这样的话呢由于在1号时钟上升沿到来时系统可以检测到【write_time】为1所以呢在2号时钟上升沿到来时系统就可以检测到【write_time_d1】为1。反过来当检测到【write_time_d1】为1的时候证明此时的时钟跳变沿为2号时钟上升沿。我们想要在2号时钟上升沿到来以后给控制中心发布完成信号。我们来看代码。图7从图7的131行可以看到【work_ok_inner】的代理变量为【work_ok_represent】变量。图8对于图8我们只看红色框线所示的代码。从图8中的代码可以看到【rw_ram】模块内部的代理变量【work_ok_represent】在平时也就是在系统复位与else分支里面它是被非阻塞赋值为高阻态。而【work_ok_represent】是【rw_ram】模块内部的【work_ok_inner】总线变量的代理。所以呢在系统复位与闲来无事时【rw_ram】模块内部的【work_ok_inner】总线变量也是处于高阻态z值也是与【work_ok_inner】总线处于断开连接的状态。然后呢在1号时钟上升沿到来时也就是检测到【write_time 1】条件满足之时通过代理变量【work_ok_represent】向【rw_ram】模块内部的【work_ok_inner】总线变量非阻塞赋值0值。在2号时钟上升沿到来时也就是检测到【write_time_d1 1】条件满足之时通过代理变量【work_ok_represent】向【rw_ram】模块内部的【work_ok_inner】总线变量非阻塞赋值1值。【rw_ram】模块内部的【work_ok_inner】总线变量与【work_ok_inner】总线是相连的当【rw_ram】模块内部的【work_ok_inner】总线变量被赋值为1时【work_ok_inner】总线的值也会同时变为1。【work_ok_inner】总线变为1控制中心也有这个同名的总线变量所以呢控制中心模块是可以接收到这个变为1的【work_ok_inner】总线的值的。所以呢控制中心就收到了内存写操作完成的信号了。接下来控制中心就可以进行其他的操作了。需要注意的是在2号时钟上升沿的非阻塞赋值阶段里【rw_ram】模块内部的【work_ok_inner】总线变量通过代理变量【work_ok_represent】被非阻塞赋值为1。但是在2号时钟上升沿到来时在这个时刻【work_ok_inner】总线上面的值并不是1。由于是在2号上升沿的非阻塞赋值阶段里【work_ok_inner】总线变为1值所以2号时钟上升沿到来的时刻【work_ok_inner】总线不是1值而3号时钟上升沿到来的时刻【work_ok_inner】总线却是1值。然后呢由于图8的 else 分支的作用在3号时钟上升沿的非阻塞赋值阶段【rw_ram】模块内部的【work_ok_inner】总线变量通过代理变量【work_ok_represent】的非阻塞赋值代码变为高阻态值。此时【rw_ram】模块的【work_ok_inner】总线变量就与【work_ok_inner】总线断开连接了。此时由于【work_ok_inner】总线已经没有任何线路与之连接了所以【work_ok_inner】总线也变为了高阻态值。但是呢这个高阻态z值会在4号时钟上升沿到来时才被检测到。结束语好了到了这里本节的内存写操作就讲解完成了。下一节我们来讲解内存读操作。专栏导航上一篇简易CPU设计入门内存读写一专栏目录下一篇简易CPU设计入门内存读写三

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处:http://www.coloradmin.cn/o/2416535.html

如若内容造成侵权/违法违规/事实不符,请联系多彩编程网进行投诉反馈,一经查实,立即删除!

相关文章

SpringBoot-17-MyBatis动态SQL标签之常用标签

文章目录 1 代码1.1 实体User.java1.2 接口UserMapper.java1.3 映射UserMapper.xml1.3.1 标签if1.3.2 标签if和where1.3.3 标签choose和when和otherwise1.4 UserController.java2 常用动态SQL标签2.1 标签set2.1.1 UserMapper.java2.1.2 UserMapper.xml2.1.3 UserController.ja…

wordpress后台更新后 前端没变化的解决方法

使用siteground主机的wordpress网站,会出现更新了网站内容和修改了php模板文件、js文件、css文件、图片文件后,网站没有变化的情况。 不熟悉siteground主机的新手,遇到这个问题,就很抓狂,明明是哪都没操作错误&#x…

网络编程(Modbus进阶)

思维导图 Modbus RTU(先学一点理论) 概念 Modbus RTU 是工业自动化领域 最广泛应用的串行通信协议,由 Modicon 公司(现施耐德电气)于 1979 年推出。它以 高效率、强健性、易实现的特点成为工业控制系统的通信标准。 包…

UE5 学习系列(二)用户操作界面及介绍

这篇博客是 UE5 学习系列博客的第二篇,在第一篇的基础上展开这篇内容。博客参考的 B 站视频资料和第一篇的链接如下: 【Note】:如果你已经完成安装等操作,可以只执行第一篇博客中 2. 新建一个空白游戏项目 章节操作,重…

IDEA运行Tomcat出现乱码问题解决汇总

最近正值期末周,有很多同学在写期末Java web作业时,运行tomcat出现乱码问题,经过多次解决与研究,我做了如下整理: 原因: IDEA本身编码与tomcat的编码与Windows编码不同导致,Windows 系统控制台…

利用最小二乘法找圆心和半径

#include <iostream> #include <vector> #include <cmath> #include <Eigen/Dense> // 需安装Eigen库用于矩阵运算 // 定义点结构 struct Point { double x, y; Point(double x_, double y_) : x(x_), y(y_) {} }; // 最小二乘法求圆心和半径 …

使用docker在3台服务器上搭建基于redis 6.x的一主两从三台均是哨兵模式

一、环境及版本说明 如果服务器已经安装了docker,则忽略此步骤,如果没有安装,则可以按照一下方式安装: 1. 在线安装(有互联网环境): 请看我这篇文章 传送阵>> 点我查看 2. 离线安装(内网环境):请看我这篇文章 传送阵>> 点我查看 说明&#xff1a;假设每台服务器已…

XML Group端口详解

在XML数据映射过程中&#xff0c;经常需要对数据进行分组聚合操作。例如&#xff0c;当处理包含多个物料明细的XML文件时&#xff0c;可能需要将相同物料号的明细归为一组&#xff0c;或对相同物料号的数量进行求和计算。传统实现方式通常需要编写脚本代码&#xff0c;增加了开…

LBE-LEX系列工业语音播放器|预警播报器|喇叭蜂鸣器的上位机配置操作说明

LBE-LEX系列工业语音播放器|预警播报器|喇叭蜂鸣器专为工业环境精心打造&#xff0c;完美适配AGV和无人叉车。同时&#xff0c;集成以太网与语音合成技术&#xff0c;为各类高级系统&#xff08;如MES、调度系统、库位管理、立库等&#xff09;提供高效便捷的语音交互体验。 L…

(LeetCode 每日一题) 3442. 奇偶频次间的最大差值 I (哈希、字符串)

题目&#xff1a;3442. 奇偶频次间的最大差值 I 思路 &#xff1a;哈希&#xff0c;时间复杂度0(n)。 用哈希表来记录每个字符串中字符的分布情况&#xff0c;哈希表这里用数组即可实现。 C版本&#xff1a; class Solution { public:int maxDifference(string s) {int a[26]…

【大模型RAG】拍照搜题技术架构速览:三层管道、两级检索、兜底大模型

摘要 拍照搜题系统采用“三层管道&#xff08;多模态 OCR → 语义检索 → 答案渲染&#xff09;、两级检索&#xff08;倒排 BM25 向量 HNSW&#xff09;并以大语言模型兜底”的整体框架&#xff1a; 多模态 OCR 层 将题目图片经过超分、去噪、倾斜校正后&#xff0c;分别用…

【Axure高保真原型】引导弹窗

今天和大家中分享引导弹窗的原型模板&#xff0c;载入页面后&#xff0c;会显示引导弹窗&#xff0c;适用于引导用户使用页面&#xff0c;点击完成后&#xff0c;会显示下一个引导弹窗&#xff0c;直至最后一个引导弹窗完成后进入首页。具体效果可以点击下方视频观看或打开下方…

接口测试中缓存处理策略

在接口测试中&#xff0c;缓存处理策略是一个关键环节&#xff0c;直接影响测试结果的准确性和可靠性。合理的缓存处理策略能够确保测试环境的一致性&#xff0c;避免因缓存数据导致的测试偏差。以下是接口测试中常见的缓存处理策略及其详细说明&#xff1a; 一、缓存处理的核…

龙虎榜——20250610

上证指数放量收阴线&#xff0c;个股多数下跌&#xff0c;盘中受消息影响大幅波动。 深证指数放量收阴线形成顶分型&#xff0c;指数短线有调整的需求&#xff0c;大概需要一两天。 2025年6月10日龙虎榜行业方向分析 1. 金融科技 代表标的&#xff1a;御银股份、雄帝科技 驱动…

观成科技:隐蔽隧道工具Ligolo-ng加密流量分析

1.工具介绍 Ligolo-ng是一款由go编写的高效隧道工具&#xff0c;该工具基于TUN接口实现其功能&#xff0c;利用反向TCP/TLS连接建立一条隐蔽的通信信道&#xff0c;支持使用Let’s Encrypt自动生成证书。Ligolo-ng的通信隐蔽性体现在其支持多种连接方式&#xff0c;适应复杂网…

铭豹扩展坞 USB转网口 突然无法识别解决方法

当 USB 转网口扩展坞在一台笔记本上无法识别,但在其他电脑上正常工作时,问题通常出在笔记本自身或其与扩展坞的兼容性上。以下是系统化的定位思路和排查步骤,帮助你快速找到故障原因: 背景: 一个M-pard(铭豹)扩展坞的网卡突然无法识别了,扩展出来的三个USB接口正常。…

未来机器人的大脑:如何用神经网络模拟器实现更智能的决策?

编辑&#xff1a;陈萍萍的公主一点人工一点智能 未来机器人的大脑&#xff1a;如何用神经网络模拟器实现更智能的决策&#xff1f;RWM通过双自回归机制有效解决了复合误差、部分可观测性和随机动力学等关键挑战&#xff0c;在不依赖领域特定归纳偏见的条件下实现了卓越的预测准…

Linux应用开发之网络套接字编程(实例篇)

服务端与客户端单连接 服务端代码 #include <sys/socket.h> #include <sys/types.h> #include <netinet/in.h> #include <stdio.h> #include <stdlib.h> #include <string.h> #include <arpa/inet.h> #include <pthread.h> …

华为云AI开发平台ModelArts

华为云ModelArts&#xff1a;重塑AI开发流程的“智能引擎”与“创新加速器”&#xff01; 在人工智能浪潮席卷全球的2025年&#xff0c;企业拥抱AI的意愿空前高涨&#xff0c;但技术门槛高、流程复杂、资源投入巨大的现实&#xff0c;却让许多创新构想止步于实验室。数据科学家…

深度学习在微纳光子学中的应用

深度学习在微纳光子学中的主要应用方向 深度学习与微纳光子学的结合主要集中在以下几个方向&#xff1a; 逆向设计 通过神经网络快速预测微纳结构的光学响应&#xff0c;替代传统耗时的数值模拟方法。例如设计超表面、光子晶体等结构。 特征提取与优化 从复杂的光学数据中自…